计算机组成原理C.docVIP

  1. 1、本文档共2页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程:《计算机组成原理》模拟题 一、选择题: 1. 冯.诺依曼机工作方式的基本特点是___。 A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 2. 下列数中最大的数为___。 A.2 B.(227)8 C.(96)16 3. 若浮点数尾数用补码表示,则判断运算结果是否为规格化表示的方法是___。 A.阶符与数符相同为规格化表示 B.阶符与数符相异为规格化表示 C.数符与尾数小数点后第一位数字相异为规格化表示 D.数符与尾数小数点后第一位数字相同为规格化表示 4. 双端口存储器在___情况下会发生读/写冲突。 A.左端口与右端口的地址码不同 B.左端口与右端口的地址码相同 C.左端口与右端口的数据码相同 D.左端口与右端口的数据码不同 5. 计算机的外围设备是指___。 A.输入/输出设备 B.外存储器 C..远程通信设备 D.除了CPU和内存以外的其它设备 6. 用n+1位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是___。 A. 0≤|N|≤2n+1-1 B . 0≤|N|≤2n-1 C. 0≤|N|≤2n-1-1 7. 按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是___。 A. 全串行运算的乘法器 B. 全并行运算的乘法器 C. 串—并行运算的乘法器 D. 并—串行运算的乘法器 8. 定点8位字长的字,采用2的补码形式表示时,一个字所表示的整数范围是___。A.–128—+127 B.-127—+127 C.-129—+128 D.-128—+128 二、填空题: 1. 并行处理技术已成为计算计技术发展的主流。它可贯穿于信息加工的各个步骤和阶段。概括起来,主要有三种形式__________并行;__________并行;____________并行。 2. 运算器的两个主要功能是:____________,____________。 3. 八位二进制补码所能表示的十进制整数范围是____________至____________,前者的二进制补码表示为______________,后者的二进制补码表示为______________。 4. 多个用户共享主存时,系统应提供______________。通常采用的方法是____________保护和____________保护,并用硬件来实现。 5. CPU能直接访问__________ 和__________ ,但不能直接访问磁盘和光盘。 6. 在计算机系统中,CPU对外围设备的管理有程序查询方式、程序中断方式外,还有_______方式,________方式,和__________方式。 三、计算题: 1.已知x=-0.01111,y=+0.11001,求[x]补、[-x]补、[y]补、[-y]补、x+y、x-y。 2. 已知x=0.11011,y=-0.11111, 分别用原码阵列乘法器、补码阵列乘法器计算x * y。 四、简答题: 1. 请说明指令周期、机器周期、时钟周期之间的关系。(7分) 2. 提高存储器速度可采用哪些措施,请说出至少五种措施。(5分) 五、应用题: 1. 有一个16K×16位的存储器,由1K×4位的DRAM芯片构成问: (1)总共需要多少DRAM芯片?(5分) (2)画出存储体的组成框图。(5分) 2. 某加法器进位链小组信号为C4C3C2C1,低位来的进位信号为C0,请分别写出串行进位方式和并行进位方式下C4、C3、C2、C1的逻辑表达式。(5分) 1 2 (C)

您可能关注的文档

文档评论(0)

80092355km + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档