verilog数字系统设计教程_夏宇闻编著_课后习题答案_考试重点.docVIP

verilog数字系统设计教程_夏宇闻编著_课后习题答案_考试重点.doc

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
练习2 1/2分频,相位相反 练习3 利用10MB的时钟设计一个单周期形状的周期波形。 设计框图 要求使用Visio画图 设计代码 module zhouqiwave(reset,F10M,a); input reset,F10M; output a; reg a; reg [15:0]b; always@(reset or posedge F10M) if(!reset) begin a=0; b=0; end else begin if(b==199) begin a=~a; b=b+1; end else begin if(b==299) begin a=~a; b=b+1; end if(b==499) begin a=0; b=b+1; end else b=b+1; end end endmodule 仿真代码 ` timescale 10ns/10ns module zhouqiwave_tb; reg F10M,reset; wire a; always #5 F10M=~F10M; initial begin reset=0; F10M=0; #5 reset=1; #6000 $stop; end zhouqiwave m(.reset(reset), .F10M(F10M),.a(a) ); endmodule

文档评论(0)

shaoyifen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档