- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常用可编程接口技术及应用 9.1 可编程接口芯片概述 9.2 可编程计数器/定时器8253 9.3 可编程并行接口芯片8255A 9.1 可编程接口芯片概述 9.2 可编程计数器/定时器8253 Intel 8253具有3个独立的16位计数器,使用单一+5V电源,采用NMOS工艺,24脚双排直插式封装的大规模集成电路。 9.2.1 8253功能及结构 1.8253主要功能 ⑴ 每片有3个独立的16位计数通道。 ⑵ 每个计数器可按二进制或十进制来计数,时钟脉冲下降沿使计数器进行减1操作 。 ⑶ 每个计数器最高计数速率可达2.6MHZ。 ⑷ 每个计数器可编程设定6种工作方式之一。 ⑸ 所有输入、输出均与TTL电平兼容,便于与外围接口电路相连。 2. 8253的内部结构和引脚特性 9.2.2 8253控制字 1.8253控制字格式 9.2.3 8253工作方式与工作时序 1.方式0(单脉冲发生器) 计数器只计一遍。控制字写入后,OUT端为低;当计数初值写入后,在下一个CLK脉冲的下降沿将计数初值寄存器内容装入减1计数寄存器,然后计数器开始减1计数,在计数期间,当减1计数器回0之前,输出端OUT维持低电平。 当计数值回0时,OUT输出端变为高电平,并保持到重新写入新的控制字或新的计数值为止。可作为中断请求信号。 在计数过程中,若GATE信号变为低电平,则在低电平期间暂停计数,减1计数寄存器值保持不变。 在计数过程中,若重新写入新的计数初值,则在下一个CLK脉冲的下降沿,减1计数寄存器以新的计数初值重新开始计数过程。 8253方式0三种情况时序波形: 2.方式1(可重触发单稳态方式) 输出单个负脉冲信号,脉冲的宽度可通过编程来设定。 当写入控制字后,输出端OUT变为高电平,并保持高电平状态。然后写入计数初值,只有在GATE信号的上升沿之后的下一个CLK脉冲的下降沿,才将计数初值寄存器内容装入减1计数寄存器,同时OUT端变为低电平。然后计数器开始减1计数,当计数值减到0时,OUT端变为高电平。 在OUT端输出低电平期间,又来一个门控信号上升沿触发,则在下一个CLK脉冲的下降沿,重新将计数初值寄存器内容装入减1计数寄存器,并开始计数,OUT端保持低电平,直至计数值减到0时,OUT端变为高电平。 在计数期间CPU又送来新的计数初值,不影响当前计数过程。一直等到下一次GATE信号的触发,才会将新的计数初值装入,并以新的计数初值开始计数过程。 8253方式1 三种情况时序波形: 3.方式2(周期脉冲发生器) 可产生周期性的负脉冲信号,负脉冲宽度为一个时钟周期。 写入控制字后,OUT端变为高电平,若GATE为高电平,当写入计数初值后,在下一个CLK的下降沿将计数初值寄存器内容装入减1计数寄存器,并开始减1计数。当减1计数寄存器的值为1时,OUT端输出低电平;减1计数寄存器回0时OUT端输出高电平,并开始一个新的计数过程。 在减1计数寄存器未减到1时,GATE信号由高变低,则停止计数。但当GATE由低变高时,则重新将计数初值寄存器内容装入减1计数寄存器,并重新开始计数。 GATE信号保持高电平,但在计数过程中重新写入计数初值,则当正在计数的一轮结束并输出一个CLK周期的负脉冲后,将以新的初值进行计数。 8253方式2 三种情况时序波形: 4.方式3(方波发生器) 当控制字写入后,OUT输出高电平。写入计数初值后,下一个CLK的下降沿将计数初值装入减1计数器,并开始减1计数,当计数到一半时,OUT端变为低电平。减1计数寄存器继续作减1计数,计数到0时,OUT端变为高电平。之后,周而复始地自动进行计数过程。当计数初值为偶数时,OUT输出对称方波;当计数初值为奇数时,OUT输出不对称方波。 在计数过程中,若GATE变为低电平,则停止计数;当GATE由低变高时,则重新启动计数过程。如果在输出为低电平时,门控信号GATE变为低电平,减1计数器停止,而OUT输出立即变为高电平。在GATE又变成高电平后,下一个时钟脉冲的下降沿,减1计数器重新得到计数初值,又开始新的减1计数 。 在计数过程中,如果写入新的计数值,那么,将不影响当前输出周期。但是,如果在写入新的计数值后,又受到门控上升沿的触发,那么,就会结束当前输出周期,而在下一个时钟脉冲的下降沿,减1计数器重新得到计数初值,又开始新的减1计数。 8253方式3 三种情况时序波形: 5.方式4(软件触发的选通信号发生器) 采用方式4,可产生单个负脉冲信号,负脉冲宽度为一个时钟周期。写入控制字后,OUT端变为高电平,若GATE为高电平,当写入计数初值后,在下一
您可能关注的文档
- 按键注塑模具设计说明书.doc
- 宝钢大厦液压爬模专家论证版.doc
- 北京某小区采暖设计计算说明书.doc
- 毕业设计-HM15卧式和面机的维修与改造.doc
- 变形态AZ80镁合金冲击性能研究开题报告.doc
- 材料力学弯曲强度.ppt
- 彩灯的控制电路.doc
- 浐灞廉租房筏板基础钢筋施工方案.doc
- 长沙县砂石转运及配套基地建设工程砂石场总施工组织设计.doc
- 长输管道水保设计方案交流.ppt
- 建设工程质量安全管理标准化图集(安全篇2024版)ppt230页.pptx
- 《油气储存企业安全风险评估细则(2025年修订)》解读.pptx
- 2025年《危大工程专项施工方案严重缺陷清单专题培训》ppt120页_1230.pptx
- 中建分部分项检验批划分方案、资料目录策划编制要点ppt75页.pptx
- 某项目智慧工地示范项目应用成果介绍75页_5843.pptx
- 2025年中国风筝无人机LED夜光编队编程师应聘面试模拟题及答案.doc
- 2025年中国鞍钢集团招聘笔试题库附答案.doc
- 2025年中国鞍钢集团招聘面试预测题及答案.doc
- 临床器械实验培训试题及答案2025年版.docx
- 中石化《两个责任》解读分析.ppt
文档评论(0)