基于LISA语言的DSP高效建模方法.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于LISA语言的DSP高效建模方法.pdf

2015年 2月 计算机工程与设计 Feb.2015 第36卷 第 2期 COMPUTER ENGINEERING AND DESIGN Vo1.36 NO.2 基于LISA语言的DSP高效建模方法 吴紫盛 ,李 源,杨 群,何 虎 (清华大学微 电子学研究所,北京 100084) 摘 要 :为便于数字信号处理器 (DSP)的性能评测、优化和多核架构的探索,提 出一种周期精度模拟器建模方法。分析 机器描述语言LISA的特点及其在处理器建模上存在的问题,结合MIPS简单五级流水线的结构实现一种通用性强、可扩 展、易重构的高效建模方法,基于该建模方法对一款高性能DSP华睿 2号 (HR_2)进行实例化,通过数字信号处理典型 应用程序和基准测试程序验证该方法的正确性和可行性。 关键词:数字信号处理器;周期精度;LISA语言;流水线;处理器建模 中图法分类号:TP302.1 文献标识号:A 文章编号:1000—7024(2015)02—0373—06 doi:10.162085.issnl000—7024.2015.02.018 EfficientDSPmodelingmethodbasedonLISA language WU Zi—sheng,LIYuan,YANGQun,HEHu (InstituteofMicroelectronics,TsinghuaUniversity,Beijing100084,China) Abstract:Tofacilitatetheperformanceevaluation,optimizationandexplorationofmulti-corearchitecturefordigitalsignalpro cessor(DSP),acycle-accuratesimulatormodelingmethodwasproposed.Firstly,thecharacteristicsofthemachinedescription languageLISA anditsproblemsinprocessormodelingwereanalyzed,thencombiningwithMIPSsimplefive-stagepipelinestruc— ture,allefficientmodelingmethodwasproposedwhichwasversatile,scalableandeasilyreconstracted,Finallythecycleaccurate modelingofHR-2DSPwasrealizedusingthismodelingmethod,thecorrectnessand feasibilityofthemethodwereverified throughasetofDSP typicalapplicationsandDhrystonetestprocedures. Keywords:DSP;cycleaccuracy;LISA language;pipeline~processormodeling 四发射、指令乱序执行 、分支预测、寄存器重命名等技术 0 引 言 来提高指令并行度。为了给 HR-2DSP核开发提供 RTL级 基于硬件描述语言RTL (register-transferleve1)的处 代码之前的可靠性架构探索和性能分析,本文充分考虑影 理器架构及性能分析由于开发的代码量大,仿真速度慢, 响处理器建模的核心要素,结合 MIPS五级简单流水线和 一 旦发现架构设计存在性能瓶颈,必须重新修改架构方案 HR-2的结构特点,使用基于 LISA语言的PD (processor 并编写代码,导致迭代次数增加,迭代周期过长,因此传 designer)开发工具实现了一种高效的DSP周期精度模拟器 统的架构设计和

文档评论(0)

月光般思恋 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档