- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
编号:
毕业设计(论文)说明书
题 目: 基于FPGA的信号发生器
的设计和实现
院 (系): 信息与通信学院
专 业: 通信工程
学生姓名:
学 号:
指导教师:
职 称: 讲 师
题目类型: 理论研究 实验研究 工程设计 工程技术研究 软件开发
2012年 5月 25日摘 要
信号发生器又称为波形发生器, 是一种常用的信号源,广泛应用于电子电路、通信、控制和教学实验等领域。它是科研及工程实践中最重要的仪器之一, 以往多用硬件组成,系统结构比较复杂,可维护性和可操作性不佳。随着计算机技术的发展,信号发生器的设计制作越来越多的是用计算机技术,种类繁多,价格、性能差异很大。用FPGA 或CPLD 来实现,它的优点是可以进行功能仿真,而且FPGA 和CPLD 的片内资源丰富,设计的流程简单。
本课题主要研究基于FPGA 的信号发生器的设计和实现,设计研究工作大部分是在计算机软件平台Quartus II下完成的。在Quartus II环境下,先用verilog语言进行各模块的程序编写,然后生成顶层模块,连接各模块端口,形成信号发生器顶层原理图,通过Quartus II仿真,得到具体数据。最后通过FPGA开发板连接示波器,调试出波形进行总结和分析。
本文结构如下:
第一章 绪论,介绍课题研究的目的、发展现状,最后再说明课题研究的主要内容。
第二章 对本课题研究的任务要求以及工作流程进行说明。第三章 简单开发工具和FPGA原理
第四章 详细说明信号发生器各模块的verilog语言编程和相关原理。
第五章
关键词:FPGA;Verilog编程语言;信号发生器;Quartus II
Abstract
Signal generator, also known as a waveform generator, is a common source, widely used in electronic circuits, communications, control, and teaching experiments. It is one ofthe most important instrument in the research and engineering practice, past use of hardware components, system architecture is more complex, poor maintainability and operability. With the development of computer technology, more and more, signal generator design is the use of computer technology, a wide range of price, performance, very different. FPGA or CPLD, its advantage is that the functional simulation, and FPGA and CPLD chip is rich in resources, the design process is simple.
The main subject of study design and implementation of FPGA-based signal generator, designed most of the work completed in the computer software platform, the Quartus II. The programming of the module in the Quartus II environment, use the verilog language and then generate a top-level module, connect the ports of each module, the formation of the top-level schematic diagram of the signal generator by the Quartus II simulation specific data. Finally, the FPGA
您可能关注的文档
- 毕业设计(论文)-常用复杂刀具设计.doc
- 毕业设计(论文)-充电机自动保护电路.doc
- 毕业设计(论文)-冲裁模CAPP软件设计.doc
- 毕业设计(论文)-冲压式芡实剥壳机设计.doc
- 毕业设计(论文)-出租车自动计费 EDA 设计.doc
- 毕业设计(论文)-传动轴轴键套落料、拉伸、冲孔、切边模具设计说明书.doc
- 毕业设计(论文)-磁通切换永磁直线电机设计与分析.doc
- 毕业设计(论文)-大庆市新村梦幻城景观桥3#施工组织设计.doc
- 毕业设计(论文)-大学生数字电子时钟毕业论文.doc
- 毕业设计(论文)-带式运输机上二级圆柱齿轮减速器课程设计.doc
- 毕业设计(论文)-基于JavaWeb的仓库管理系统的设计和实现.doc
- 毕业设计(论文)-基于JAVA技术的酒店管理系统的设计与实现.doc
- 毕业设计(论文)-基于JSP的文档共享与交流平台设计与实现.doc
- 毕业设计(论文)-基于LabVIEW的液位测试处理系统设计.doc
- 毕业设计(论文)-基于UML的建筑工程综合管理系统.doc
- 毕业设计(论文)-基于USB 的实时数据采集系统设计.doc
- 毕业设计(论文)-基于单片机得倒车雷达设计.doc
- 毕业设计(论文)-基于单片机的电饭煲设计.doc
- 毕业设计(论文)-基于单片机的红外通讯软件设计.doc
- 毕业设计(论文)-基于单片机的简易电子钟设计.doc
最近下载
- 人教版语文四年级上册期中复习练习卷1.doc VIP
- 中国教学仪器设备有限公司招聘笔试题库2025.pdf
- 人教版初中必背古诗词文言文.docx VIP
- 高速铁路工程施工质量验收标准检验批示例电子版表格.doc VIP
- 合伙协议风险防控要点.docx VIP
- 语文语文七年级上册名著阅读的专项培优易错试卷练习题及解析.pdf VIP
- 期中测试卷(试卷)-2024-2025学年外研版(三起)英语五年级上册 .docx VIP
- 党史战役学习辽沈战役塔山阻击战党课课件.pptx VIP
- 2025年痛风诊疗指南PPT.pptx VIP
- 2025年新改版人教版八年级上册生物全册精编知识点(新教材).pdf
原创力文档


文档评论(0)