- 1、本文档共30页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术第9章 可编程逻辑器件 范立南 代红艳 恩莉 刘明丹 中国水利水电出版社 * 第9章 可编程逻辑器件 第9章 可编程逻辑器件 可编程逻辑器件PLD 可编程逻辑器件PLD 1. PLD器件的发展概况 2. 可编程逻辑器件的特点 减少系统的硬件规模。 (2) 增强逻辑设计的灵活性。 (3) 缩短系统设计周期。 (4) 简化系统设计,提高系统速度。 (5) 降低系统成本。 PLD的电路简介 1. 基本门电路的PLD表示法 PLD输入缓冲器 与门表示法 PLD连接法 与门的省缺情况 2. PROM电路的PLD表示法 PROM电路的PLD表示法 3. FPLA电路的PLD表示 FPLA电路的PLD表示法 例 试用FPLA实现例1要求的四位二进制码转换为格雷码的转换电路。 解 用卡诺图对表 进行化简,如图 所示,则得 式中共有7个乘积项,它们是 用这些乘积项表示式,可得 化简的卡诺图 FPLA的阵列图 4. PAL电路 PAL的基本结构 PAL的四种输出结构 (a) 专用输出结构; (b) 可编程I/O结构; (c) 寄存器输出结构; (d) 异或型输出结构 5. GAL电路 (1) GAL的基本结构。 ① 8个输入缓冲器和8个输出反馈/输入缓冲器。 ② 8个输出逻辑宏单元OLMC和8个三态缓冲器, 每个OLMC对应1个I/O引脚。 ③ 由8×8个与门构成的与阵列,共形成64个乘积项,每个与门有32个输入项, 由8个输入的原变量、反变量(16)和8个反馈信号的原变量、反变量(16)组成,故可编程与阵列共有32×8×8=2048个可编程单元。 ④ 系统时钟CK和三态输出选通信号OE的输入缓冲器。 GAL16V8逻辑图 (a) 逻辑图; (b) 引脚图 OLMC的内部结构 (2) ② 结构控制字。 GAL的结构控制字 表 OLMC工作模式的配置选择 (a) OLMC 5种工作模式的等效电路 (a) 专用输入模式;
文档评论(0)