数字电路实验十.pptVIP

  • 80
  • 0
  • 约1.15千字
  • 约 6页
  • 2017-08-12 发布于河南
  • 举报
* 实验十 移位寄存和串行累加 实验原理 数据的存储和移动是对数字信号的一种常见操作,能实现这种操作的器件有数据寄存器和移位寄存器,它们同计数器一样是数字电路中不可缺少的时序逻辑器件。 数据寄存器一般有两种结构类型,一类是由多个钟控D锁存器组成的,另一类是由多个钟控D触发器组成的,数据寄存器数据输入输出都是并行的。移位寄存器的结构也是由多个触发器级联的,其数据不仅可以存储,还可以左移或右移。移位寄存器的数据输入和输出有串行和并行之分,数据的移动受公共时钟信号的控制。 触发器具有存储信息的功能,利用这一特点,将四D触发器74175链型连接,构成一个四位的串行移位寄存器。一个时钟脉冲可以将数据向右或者向左移动一位,经过四个时钟脉冲,就可以将一个四位二进制数存储在74175构成的寄存器中,74175管脚图如图10-1所示,构成的移位寄存器逻辑图如图10-2所示。 图10-1 74175构成四位移位寄存器 图10-1 四D触发器74175管脚图 74194是一个双向移位寄存器,并且可以并行输入,其管脚图如图10-3所示。其中A~D为并行输入端,QA~QD为并行输出端,CLOCK为时钟输入端,CLEAR为异步清零端,SHIFT RIGHT SERIAL INPUT为串行右移输入端,SHIFT LEFT SERIAL INPUT为串行左移输入端,S0、S1为工作模式控制端,通过

文档评论(0)

1亿VIP精品文档

相关文档