- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验十三 触发器及其应用
一、实验目的
掌握基本RS、JK、T和D触发器的逻辑功能。
掌握集成触发器的功能和使用方法。
熟悉触发器之间相互转换的方法。
二、实验原理
触发器是能够存储1位二进制码的逻辑电路,它有两个互补输出端,其输出状态不仅与输入有关,而且还与原先的输出状态有关。触发器有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存储器件,是构成各种时序电路的最基本逻辑单元。
基本RS触发器
图13-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。基本RS触发器具有置“0”、置“1”和保持三种功能。通常称为置“1”端,因为 =0时触发器被置“1”;为置“0”端,因为=0时触发器被置“0”。当==1时状态保持,当==0时为不定状态,应当避免这种状态。
基本RS触发器也可以用两个“或非门”组成,此时为高电平有效。
图13-1 二与非门组成的基本RS触发器
(a)逻辑图 (b) 逻辑符号
基本RS触发器的逻辑符号见图13-1(b),二输入端的边框外侧都画有小圆圈,这是因为置1与置0都是低电平有效。
2、 JK触发器
在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。引脚逻辑图如图13-2所示。
JK触发器的状态方程为:
图13-2 JK触发器的引脚逻辑图
其中,J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。和为两个互补输入端。通常把=0、=1的状态定为触发器“0”状态;而把=1,=0定为“1”状态。
JK触发器常被用作缓冲存储器,移位寄存器和计数器。
CC4027是CMOS双JK触发器,其功能与74LS112相同,但采用上升沿触发,R、S端为高电平有效。
3、 T触发器
在JK触发器的状态方程中,令J=K=T则变换为:
这就是T触发器的特性方程。由上式有:
当T=1时,
当T=0时,
即当T=1时,为计数状态;当T=0时,为保持状态。
4、 D触发器
在输入信号为单端的情况下,D触发器用起来更为方便,其状态方程为:
其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。有很多型号可供各种用途的需要而选用。如双D(74LS74,CC4013),四D(74LS175,CC4042),六D(74LS174,CC14174),八D(74LS374)等。
图13-3为双D(74LS74)的引脚排列图。
图13-3 74LS74的引脚排列图
5、 触发器之间的相互转换
在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。但是可以利用转换的方法获得具有其它功能的触发器。例如将JK触发器的J、K两端接在一起,并认它为T端,就得到所需的T触发器。
JK触发器也可以转换成为D触发器,如图13-4所示。
图13-4 JK触发器转换成为D触发器
三、实验设备与器材
1、数字逻辑电路实验箱。
2、数字逻辑电路实验箱扩展板。
3、双踪示波器,数字万用表。
4、芯片74LS00、74LS04、74LS10、74LS74(或CC4013)、74LS112(或CC4027)。
四、实验内容及实验步骤
1、测试基本RS触发器的逻辑功能
按图13-1,用两个与非门组成基本RS触发器,输入端、接逻辑电平输出插孔(拨位开关输出端),输出端和接逻辑电平显示输入插孔(发光二极管输入端),测试它的逻辑功能并画出真值表将实验结果填入表内。
将两个与非门换成两个或非门,要求同上,测试它的逻辑功能并画出真值表将实验结果填入表内。
2、测试JK触发器74LS112的逻辑功能
测试JK触发器的复位、置位功能
任取一个JK触发器,、、J、K端接逻辑电平输出插孔,CP接单次脉冲源,输出端和接逻辑电平显示输入插孔。要求改变、(J、K和CP处于任意状态),并在=0(=1)或=0(=1)作用期间任意改变J、K和CP的状态,观察和的状态,自拟表格并记录之。
(2)测试JK触发器的逻辑功能
不断改变J、K和CP的状态,观察和的状态变化,观察触发器状态更新是否发生
您可能关注的文档
最近下载
- 年产2万吨特种石墨产能项目环境影响报告书.pdf
- 认可准则(ISOIEC17025)测试卷及答案.docx
- 分布式光伏电站监控与运维方案.docx
- 《交互数字内容设计》课件(共十章——下).pptx VIP
- 《中华民族艺术精华》课件.pptx VIP
- 幼儿园大班绘本《跳舞吧,小雅》 优质课件.ppt VIP
- 2025浙江衢州市柯城区机关事业单位编外人员招聘76人笔试备考试题附答案详解.docx VIP
- 提高护士对抢救药品知晓率PDCA案例.pdf VIP
- 220kV盘龙城输变电工程可行性研究接入系统报告.doc VIP
- 2025年知识竞赛-特钢知识竞赛考试近5年真题集锦(频考类试题)带答案.docx
文档评论(0)