protel 转换ORCAD.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
常见原理图格式之间相互转换 (2007-11-15?21:49) PROTEL TO ORCAD 转换说明:用高板本的ALTIUM DESIGNER6.0(PROTEL DXP2004以上板本均可)打开要转换的原理图文件,然后点FILE下拉菜单下的SAVE PROJECT AS,格式选取ORCAD?的*.DSN,设好保存路径后,再用ORCAD打开就行了! 二:PROTEL TO??PADS LOGIC (POWER LOGIC) 转换说明:先把要转换的原理图导出来(EXPORT),再启动PADS软件自带的转换工具(TRANSLATORS),选原理图转换工具SCHEMATIC TRANSLATOR,在该环境下选取要转换的文件进行转换就行了! 三:POWER LOGIC??TO??ORCAD 转换说明:将要转换的文件导成power logic4.0以下的板本,再用第三方软件(E-STUDIO-PRO)打开,另存为*.dsn,再用ORCAD打开就行了! 四:ORCAD??TO??PROTEL 转换说明:运行DXP.EXE(2004以上板本),导入*.DSN文件就行了! 随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。但是,由于没有Protel数据到Cadence数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。   在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence平台上的方法。   1.?使用的工具   a)?Protel?DXP?SP2   b)?Cadence?Design?Systems,?Inc.?Capture?CIS   c)?Cadence?Design?Systems,?Inc.?Orcad?Layout   d)?Cadence?Design?Systems,?Inc.?Layout2allegro   e)?Cadence?Design?Systems,?Inc.?Allegro   f)?Cadence?Design?Systems,?Inc.?Specctra   2.?Protel?原理图到Cadence?Design?Systems,?Inc.?Capture?CIS   在Protel原理图的转化上我们可以利用Protel?DXP?SP2的新功能来实现。通过这一功能我们可以直接将Protel的原理图转化到Capture?CIS中。   这里,我们仅提出几点通过实践总结出来的注意事项。   1)?Protel?DXP在输出Capture?DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB?Footprint属性都是空的。这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。在添加封装信息时要注意保持与Protel?PCB设计中的封装一致性,以及Cadence在封装命名上的限制。例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。   2)?一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在Capture中使用库编辑的方法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。   3)?在层次化设计中,模块之间连接的总线需要在Capture中命名。即使在Protel中已经在父设计中对这样的总线命名了,还是要在Capture中重新来过,以确保连接。   4)?对于一个封装中有多个部分的器件,要注意修改其位号。例如一个74ls00,在protel中使用其中的两个门,位号为U8A,U8B。这样的信息在转化中会丢失,需要重新添加。   基本上注意到上述几点,借助Protel?DXP,我们就可以将Protel的原理图转化到Capture中。进一步推广,这也为现有的Protel原理图符号库转化到Capture提供了一个途径。   3.?Protel?封装库的转化   长期使用Protel作PCB设计,我们总会积累一个庞大的经过实践检验的Protel封装库,当设计平台转换时,如何保留这个封装库总是令人头痛。这里,我们将使用Orcad?Layout,和免费的Cadence工具Layout2allegro来完成这项工作。   a)?在Protel中将PCB封装放置到一张空的PCB中,并将这个PCB文件用Prot

文档评论(0)

82393aa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档