实验十 位同步信号提取实验.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验十 位同步信号提取实验 一、实验目的 1、掌握用数字锁相环提取位同步信号的原理及其对信息代码的要求。 2、掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。 二、实验内容 观察数字锁相环的失锁状态和锁定状态。 观察数字锁相环锁定状态下位同步信号的相位抖动现象及相位抖动大小与固有频差的关系。 3、观察数字锁相环位同步器的同步保持时间与固有频差之间的关系。 三、实验仪器 1、信号源模块; 2、同步信号提取模块; 3、20M双踪示波器一台;4、频率计(选用)一台; 5、连接线若干。 四、实验原理 1、码型变换器完成解调出的基带NRZ码到RZ码的变换,使鉴相输入信号X含有位同步离散谱分量。 2、鉴相器用于检测信号X与输出位同步信号(分频输出D)相位间的超前、滞后关系, 并以量化形式提供表示实时相位误差的超前脉冲F和滞后脉冲G,供控制调节器使用。当分频输出位同步信号D相位超前于信号X时,鉴相器输出超前脉冲F(低电平有效);反之,则输出滞后脉冲G(高电平有效),二者均为窄脉冲。 3、控制调节器 在信号D与信号X没有达到同频与同相时调节信号D的相位。 环路对信号D相位和频率的控制调节是通过对n分频器输入脉冲序列步进式加、减脉冲实现的,经环路的这种反复调节,最终可达到相位锁定,从而提取出位同步信号。 实验步骤六、输入、输出点参考说明 1、输入点参考说明 NRZ-IN:NRZ码输入点。 2、输出点参考说明 位同步输出: 提取的位同步信号输出点。 3、拨码开关SW01的1、2、3、4位分别对应数字锁相环的15.625KHz、10KHz、8KHz、4KHz四种本振频率。 、 八、实验思考题 若将AMI码或HDB3码整流后作为数字锁相环位同步器的输入信号,能否提取出位同步信号?为什么?对这两种码的连“1”个数有无限制?对AMI码的信息代码中连“0”个数有无限制?对HDB3码的信息代码中连“0”个数有无限制?为什么? X 鉴相输入 D 分频输出(频率为f0) F 超前脉冲 G 滞后脉冲 A、B:重复序列为nf0、相位差 为180度的两路窄脉冲 C 频率为f0 Y 位同步信号

文档评论(0)

82393aa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档