基于NiosII C2H加速编译器的FIR滤波器的设计实现.pdfVIP

基于NiosII C2H加速编译器的FIR滤波器的设计实现.pdf

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于NiosII C2H加速编译器的FIR滤波器的设计实现.pdf

!宴墅些夔苎量堕璺!!!!!主笺!!查蔓!!塑 计算机应用 曼!竺e!!!!苎日日!。!!“!!! 基于NioslI 设计实现 何云斌,张磊 (哈尔滨理工大学,黑龙江。哈尔滨,150080) 系数量化世干t了计算和仿真。通过与非硬件加速的滤波函数的处理时间和处理数揩进行比较,结果表明:克服了软件滤波的 缺陷,既具有实时性,又兼顾了灵活降。 关键词:c2H;F1R数字滤渡;FPGA;M惦II 0064~03 中圈分类号:TP312:TK713文献标识码:B 文章编号:1003724l(2007)10 OfAFIRF¨ter OnNiOsl|C2H DeSign BaSed AcCeIerationCOmD¨er HE 1mn.bin,ZHANGLei, (Hafbm u玎jvers崎ofsci即ce孤d1M11】1010窖圳№r铀,150080,china) Abstract:嘶s oft}Ieh|盯dware paperinlmducestheimpIementation by C—to—Hardware isstudiedsimulationA tothe AccelcraIlon(C2H)Compiler.The by comparslon coefficien‘quantization mterswithnohardwareacce【erators1salso giVen. words:C—to—Hardware;FIRnlter;FPGA:NlosII Key di鲫tal 1引言 通FIR滤波器的方案。 数字滤波器已被广泛的应用于各种数字信号处理系统中,它 也是数字信号处理的一项重要内容。所谓数字滤波器,就是用有 2 FIR数字滤波器基础 限精度的算法来实现离散时间线性非时变系统,以完成对信号进 FIR滤波器是一种非递归系统,其冲激响应州n)是有限长 行滤波处理的功能。 序列,其系统函数形式如下; 目前嵌入式处理器种类很多。Altera公司的NjosII处理器是 Ⅳ一1 用于可编程逻辑器件的可配置的软核处理器,与脚咖的低成本 6(‘)。(”一‘1 ,(“)2老o (1) 的cyc】mFPGA组台,具有很高的性价比。NiosIIc语言至硬 FIR滤波器最大的优点之一就是使其设计的结果得到严格的 件(c2H)加速编译器将对时间要求较高的ANsIc函数转换为 线性相位。并且具有线性相位的FIR滤波器的冲激响应中具有偶 FPGA中的硬件加速器,可以大大提升软件的性能。它使得硬件

文档评论(0)

lizhencai0920 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6100124015000001

1亿VIP精品文档

相关文档