第七章 输入输出接口芯片.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
主要内容 §7.1 并行与串行通信 §7.2 可编程并行接口8255A §7.1并行与串行通信 CPU与外设之间的信息传送都是通过接口电路来进行的。 计算机与外部设备、计算机与计算机之间交换信息称之为计算机通信,计算机通信可分为两大类: 并行通信:8位或16位或32位数据同时传输, 速度快,信息率高,成本高 串行通信:一位一位数据传送(在一条线上顺序传送),成本低 实现并行通信的接口就是并行接口。 §7.1并行与串行通信 并行接口的特点 并行接口最基本的特点是在多根据数据线上以数据字节(字)为单位与I/O设备或被控对象传送信息。 如: 打印机接口,A/D、D/A转换器接口,IEEE-488接口,开关量接口,控制设备接口等。 在并行接口中,除了少数据场合之外,一般都要求在接口与外设之间设置并行数据线的同时,至少还要设置两根握手(联线)信号线,以便进行互锁异步握手方式(即查询方式)的通信。 §7.1并行与串行通信 在并行接口中,8位或16位是一起行动的,因此,当采用并行接口与外设交换数据时,即使是只用到其中的一位,也是一次输入/输出8位或16位。 并行传送信息,不要求固定的格式,这与串行传送的数据格式的要求不同。 对于各种型号的CPU都有与其配套的并行接口芯片。如Intel公司8255A(PPI),Zilog公司Z-80PIO,MC6820(PIO)等,它们的功能虽有差异,但工作原理基本相同。 用于并行通信,可以输入,可以输出,可以控制其工作方式,即可以编程(对其进行设置,可以改变),使用方便。 一、8255A的内部结构 1.三个数据端口A,B,C 这三个端口均可看作是I/O口,但它们的结构和功能也稍有不同。 ·A口:是一个独立的8位I/O口,它的内部有对数据输入/输出的锁存功能。 ·B口:也是一个独立的8位I/O口,仅对输出数据的锁存功能。 ·C口:可以看作是一个独立的8位I/O口;也可以看作是两个独立的4位I/O口。也是仅对输出数据进行锁存。 C口的作用与8255A的工作方式有关,它除了作数据口以外,还有其他用途,故C口的使用比较特殊,单独介绍如下: a.作数据口。 b.作状态口。 c.作专用(固定)联络(握手)信号线。 d.作按位控制用。 2.A组和B组的控制电路 这是两组根据CPU命令控制8255A工作方式的电路,这些控制电路内部设有控制寄存器,可以根据CPU送来的编程命令来控制8255A的工作方式,也可以根据编程命令来对C口的指定位进行置/复位的操作。 A组控制电路用来控制A口及C口的高4位; B组控制电路用来控制B口及C口的低4位。 3.读/写控制逻辑 读/写控制逻辑电路负责管理8255A的数据传输过程。它接收片选信号及系统读信号、写信号、复位信号RESET,还有来自系统地址总线的口地址选择信号A0和A1。 4.数据总线缓冲器 8位的双向的三态缓冲器。作为8255A与系统总线连接的界面,输入/输出的数据,CPU的编程命令以及外设通过8255A传送的工作状态等信息,都是通过它来传输的。 二、8255A的芯片引脚信号 引脚信号可以分为两组:一组是面向CPU的信号,一组是面向外设的信号。 1.面向外设的引脚信号及功能 ? PA0-PA7:A组数据信号,用来连接外设; ? PB0-PB7:B组数据信号,用来连接外设; ? PC0-PC7:C组数据信号,用来连接外设或者作为控制信号。 2.面向CPU的引脚信号及功能 D0-D7:8位,双向,三态数据线,用来与系统数据总线相连。为了连线方便一般总是与低8位相连,对应的偶地址,这是就要考虑地址线的连接; RESET:复位信号(对8255A的复位),高电平有效,输入,用来清除8255A的内部寄存器,并置A口,B口,C口均为输入方式; CS:片选,输入,用来决定芯片是否被选中; RD:读信号,输入,控制8255A将数据或状态信息送给CPU; WR:写信号,输入,控制CPU将数据或控制信息送到8255A; A1,A0:内部口地址的选择,输入。这两个引脚上的信号组合决定对8255A内部的哪一个口或寄存器进行操作。8255A内部共有4个端口:A口,B口,C口和控制口,两个引脚的信号组合选中端口见下表。 前面提到8位数据线接CPU的低8位,因此,CPU,A0=0,A1接8255A的A0,A2接8255A的A1。与片选结合得到端口地址。(偶地址) CS,RD,WR,A1,A0这几个信号的组合决定了8255A的所有具体操作, 见下表: 注:对控制口的写有两种情况,根据D7判断。 1为控制字, 0为C口的置0置1。 表6.3 8255A的

文档评论(0)

638922bb + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档