- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第4章:等待状态Tw的插入 第2章:5. 其它引脚(续3) TEST* 测试,输入、低电平有效 使用协处理器8087时,通过该引脚和WAIT指令,可使8088与8087的操作保持同步 第2章:“引脚” 小结 CPU引脚是系统总线的基本信号 可以分成三类信号 8位数据线:D0 ~ D7 20位地址线:A0 ~ A19 控制线: ALE、IO/M*、WR*、RD*、READY INTR、INTA*、NMI,HOLD、HLDA RESET、CLK、Vcc、GND 第2章:“引脚”提问 提问之一: CPU引脚是如何与外部连接的呢? 解答:总线形成 提问之二: CPU引脚是如何相互配合,实现总线操作、控制系统工作的呢? 解答:总线时序 AD7 ~ AD0 A15 ~ A8 A19/S6 ~ A16/S3 +5V 8088 ALE 8282 STB 系统总线信号 A19 ~ A16 A15 ~ A8 A7 ~ A0 D7 ~ D0 IO/M* RD* WR* 8282 STB 8282 STB 8286 T OE* MN/MX* IO/M* RD* WR* DT/R* DEN* OE* OE* OE* 第2章:2.1.3 最小组态的总线形成 (1)20位地址总线—— 采用3个三态透明锁存器8282进行锁存和驱动 (2)8位数据总线—— 采用数据收发器8286进行驱动 (3)系统控制信号—— 由8088引脚直接提供 补充 8086CPU最小模式下的典型配置 第2章:2.1.3 最小组态的总线形成 AD7 ~ AD0 A15 ~ A8 A19/S6 ~ A16/S3 +5V 8088 ALE 8282 STB 系统总线信号 A19 ~ A16 A15 ~ A8 A7 ~ A0 D7 ~ D0 IO/M* RD* WR* 8282 STB 8282 STB 8286 T OE* MN/MX* IO/M* RD* WR* DT/R* DEN* OE* OE* OE* 第2章:1. 20位地址总线的形成 采用3个8282进行锁存和驱动 Intel 8282是三态透明锁存器,类似有Intel 8283和通用数字集成电路芯片373 三态输出: 输出控制信号有效时,允许数据输出; 无效时,不允许数据输出,呈高阻状态 透明:锁存器的输出能够跟随输入变化 第2章:2. 8位数据总线的形成 采用数据收发器8286进行双向驱动 Intel 8286是8位三态双向缓冲器,类似功能的器件还有Intel 8287、通用数字集成电路245等 另外,接口电路中也经常使用三态单向缓冲器,例如通用数字集成电路244就是一个常用的双4位三态单向缓冲器 第2章:3. 系统控制信号的形成 由8088引脚直接提供 因为基本的控制信号8088引脚中都含有 例如:IO/M*、WR*、RD*等 其它信号的情况看详图 第2章:2.2 8088的总线时序 时序(Timing)是指信号高低电平(有效或无效)变化及相互间的时间顺序关系 CPU时序决定系统各部件间的同步和定时 总线时序描述CPU引脚如何实现总线操作 什么是总线操作? 第2章:2.2 8088的总线时序(续1) 总线操作是指CPU通过总线对外的各种操作 8088的总线操作主要有: 存储器读、I/O读操作 存储器写、I/O写操作 中断响应操作 总线请求及响应操作 CPU正在进行内部操作、并不进行实际对外操作的空闲状态Ti 描述总线操作的微处理器时序有三级 指令周期 → 总线周期 → 时钟周期 什么是指令、总线和时钟周期? 第2章:2.2 8088的总线时序(续2) 指令周期是指一条指令经取指、译码、读写操作数到执行完成的过程。若干总线周期组成一个指令周期 总线周期是指CPU通过总线操作与外部(存储器或I/O端口)进行一次数据交换的过程 8088的基本总线周期需要4个时钟周期 4个时钟周期编号为T1、T2、T3和T4 总线周期中的时钟周期也被称作“T状态” 时钟周期的时间长度就是时钟频率的倒数 当需要延长总线周期时插入等待状态Tw CPU进行内部操作,没有对外操作时,其引脚就处于空闲状态Ti 何时有总线周期? 演示 第2章:2.2 8088的总线时序(续3) 任何指令的取指阶段都需要存储器读总线周期,读取的内容是指令代码 任何一条以存储单元为源操作数的指令都将引起存储器读总线周期,任何一条以存储单元为目的操作数的指令都将引起存储器写总线周期 只有执行IN指令才出现I/O读总线周期,执行OUT指令才出现I/O写总线周期 CPU响应可屏蔽中断时生成中断响应总线周期 如何实现同步? 第2章:2.2 8088的总线时序(续4) 总线操作中如何实现时序同步是关键 CPU总线周期采用同步时序: 各部件都以系统时钟信号为基准 当相互不能配合
您可能关注的文档
最近下载
- 金属非金属矿山重大事故隐患判定标准-尾矿库.pptx VIP
- 解读金属非金属露天矿山重大事故隐患判定标准.pptx VIP
- 清华大学航空应用产业研究院建设方案讨论稿.pptx VIP
- 《如何上好一堂数学课》新教师数学教学培训PPT课件(2025).pptx VIP
- 金属非金属矿山重大事故隐患判定标准解读.pptx VIP
- 2025年成都天府一街初一入学语文分班考试真题含答案.docx VIP
- 2025年成都铁中府河小升初入学分班考试语文考试试题及答案.docx VIP
- 搭建产业技术研发和转化平台方案.docx VIP
- 产业技术研究院(新型研发机构)筹建方案.docx VIP
- 高一三角函数习题(含答案).doc VIP
文档评论(0)