触发器是构成时序逻辑电路的基本单元.docVIP

触发器是构成时序逻辑电路的基本单元.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
触发器是构成时序逻辑电路的基本单元,触发器按逻辑功能分为RS触发器、JK触发器、D触发器、T触发 器和T′触发器等多种类型;按其电路结构分为主从型触发器和维持阻塞型触发器等。   1.JK触发器   (1)JK触发器符号及功能   JK触发器有两个稳定状态:一个状态是Q=1,Q=0,称触发器处于“1”态,也叫置位状态;另一个状态 是Q=0,Q=1,称触发器处于“0”态,也叫复位状态。JK触发器具有“置0”、“置1”、保持和翻转功 能,符号如图l所示。   反映JK触发器的Qn和Qn、J、K之间的逻辑关系的状态表见表1。状态表中,Qn表示时钟脉冲来到之前触发 器的输出状态,称为现态,Qn+1表示时钟脉冲来到之后的状态,称为次态。 ?????????????????????????????? ????????????  图l JK触发器符号????????????????????????????????????????????????????????????????????????????????????????????????? 表1 JK触发器的状态表   JK触发器的特性方程为   JK触发器的种类很多,有双JK触发器74LS107,双JK触发器74LS114,741S112,74HC73,74HCT73等,有 下降沿触发的,也有上升沿触发的。图l所示的JK触发器是下降沿触发的。   (2)双JK触发器74LS76   74LS76是有预置和清零功能的双JK触发器,引脚如图2所示,有16个引脚。功能表见表2,74LS76是下降 沿触发的。 ?????????????????????? ????????  图2 74LS76引脚图?????????????????????????????????????????????????????????????????????????????????????????? ??????? 表2 74LS76的功能表   当RD=0,SD=1时   不论CP,J,K如何变化,触发器的输出为零,即触发器为“0”态。由于清零与CP脉冲无关,所以称为异 步清零。   当RD=1,SD=0时   不论CP,J,K如何变化,触发器可实现异步置数,即触发器处于“1”态。   当RD=1,SD=1时   只有在CP脉冲下降沿到来时,根据J,Κ端的取值决定触发器的状态,如无CP脉冲下降沿到来,无论有无 输人数据信号,触发器保持原状态不变。   2.D触发器   (1)D触发器符号及功能   D触发器具有置“0”和置“1”功能,其逻辑符号如图3所示,其逻辑功能为:在CP上升沿到来时,若D= I,则触发器置1;若D=0,则触发器置0,D触发器的特性方程为   D触发器的状态表见表3 ???????????????????????????   图3 D触发器的逻辑符?????????????????????????????????????????????????????????图3 D触发器的逻辑符????   图3所示的D触发器是上升沿触发的,也有下降沿触发的D触发器。D触发器的种类很多,有六上升沿D触发 器74LS174、八D触发器74LS273、六D触发器74LS378等,下面介绍八D触发器74LS273及其应用电路。   (2)八D触发器74LS273   74LS273是具有复位功能、上升沿触发的8位数据锁存器,18个引脚。其功能表见表4,由表可知,当RD= 0时,不论CP,D如何变化,触发器可实现异步清零,即触发器为“0”态。当RD=1时,只有在CP脉冲上升 沿到来时,根据D端的取值决定触发器的状态,如无CP脉冲上升沿到来,无论有无输人数据信号,触发器 保持原状态不变。74LS273的引脚图和所组成的8路数显抢答器如图4所示。   该抢答器能实现优先抢答、音响提示、数字显示等功能。电路中S1~S8为自复式常开按钮,分别作为8 路抢答按钮,S0供主持人用于抢答信号的开关。VD9,R11和C1组成上电复位清除电路,VD1~VD8组成或门 电路,为单向可控硅VS提供触发电流。R1~R8是保证S1~S8中按钮未按下时,74LS273对应的数据输人端 为低电平。CH233为数显译码驱动电路,当其所有的输人端Y1~Y8为低电平时,数码管处于全熄灭状态, LED为共阴极数码管。当其Y1~Y8端加高电平时,共阴极数码管将显示对应的数字。如Y2为高电平,而Y1 ,Y2,Y3,Y4,Y5,Y6,Y7,Y8为低电平时,数码管显示数字2。IC3为音乐集成块。 ?????? 表4? 74LS273的功能表   该电路的工作原理是:当主持人发出抢答命令后,如第四小组抢先按下S4,74LS273的8脚(D4)为高电 平,同时V

您可能关注的文档

文档评论(0)

638922bb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档