北京大学-惠瑞捷SOC测试中心集成电路测试服务申请书.docVIP

北京大学-惠瑞捷SOC测试中心集成电路测试服务申请书.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北京大学-惠瑞捷SOC测试中心 集成电路测试服务申请书 (微电子所内部专用) 编号: 电路型号: 电路名称: 所属项目名称: 项目来源: 申请人: 导师: 所属实验室: 电话: Email: 测试开始日期: 预计结束日期: 测试内容及 要求简介: 导师签字: 负责人签字: 服务类型 封装后测试服务 封装型号:(若不常用请另附封装厂提供的图纸说明),样品数量: 封装插座代购 测试负载板设计(子板)* 测试负载板制作(子板)* 提供母板 测试负载板设计(大板) 测试负载板制作(大板) 提供stiffener 圆片测试服务 探针卡设计 探针卡制作 测试数据转换 功能仿真VCD文件共个,最多周期数:,总时钟周期数: 扫描链WGL文件共个,最大扫描深度:,总扫描深度: 测试程序开发 离线工作站租用 在线测试机台租用 测试项目开发调试 其他服务: 电路类型 数字电路 组合逻辑电路 时序逻辑电路 存储器电路 数字信号处理电路 微处理器电路 接口和控制电路 编/解码电路 其他数字电路: 模拟电路 运算放大器 调制/解调电路 稳压器 比较器 其他模拟电路: 数模混合电路 A/D转换器 D/A转换器 其他数模混合电路: PLL电路 模拟PLL电路 数字PLL电路 混合PLL电路 SOC电路(在上面选中所包含模块电路类型) 其他电路: 测试类型 交流测试,时钟范围:~MHz,或周期:~ns 功能测试 时序测试 输入/输出电压灵敏度 扫描链测试 直流测试 通用PMU测量 高阻态测量 输入漏电流 电压表模式测量 连接性测量 输出直流电平(扇出能力) 工作电流(动态功耗) 待机电流(静态功耗) IDDQ测试 DAC测试,位数:bit,采样时钟~ INL, DNL THD,信号频率 SND SNR SFDR ADC测试,位数:bit,采样时钟~ INL, DNL THD,信号频率 SND NEFF SNR SFDR PLL测试(需使用TIA),信号频率:MHZ 抖动(有效值,RMS Jitter) 抖动(峰峰值,Peak to Peak Jitter) 频率 周期 脉宽 传播延迟 参数扫描测试 参数1:,范围~,步进 参数2:,范围~,步进 参数3:,范围~,步进 参数4:,范围~,步进 参数5:,范围~,步进 参数6:,范围~,步进 参数7:,范围~,步进 参数8:,范围~,步进 参数9:,范围~,步进 其它测试 器件封装 封装型号:,封装管脚数:,实际连接管脚数:,未连接管脚数: 测试仪资源 管脚数 管脚号 数字通道(包括作直流偏置,=256) P600通道(最高660Mbit/s,=16) 数字输入端口 数字输出端口 数字双向端口 恒流源类偏置 恒压源类偏置 单端模拟输入(接WGD) 差分模拟输入(接WGD) 单端模拟输出(接WDD) 差分模拟输出(接WDD) PLL输出(接TIA) CORE电源 CORE地线 PAD电源 PAD地线 模拟电源 模拟地线 注: 管脚号之间用英文逗号“,”隔开,芯片内部已相连的管脚号请用英文括号“()”括起来。 测试资源详情请参考53/tech.htm ,点击相关资源PDF文件。 256路数字通道都可做数字i, o, io,每一通道还可作为恒流源或恒压源偏置。 通用电源GPDPS共4路,一般用作数字部分CORE和PAD电源;低噪声电源LNDPS共2路,一般用作模拟部分电源。 任意波形发生器WGD单端输出时共8通道,最多4通道同时可用,信号相同,差分输出时共4对通道,最多2对通道同时可用,信号相同。 采样仪WDD单端输入时共8通道,任1通道同时可用,差分输入时共4通道,任1对通道同时可用。 时隙仪TIA输入共7通道,任1通道同时可用,测传播延迟时任2通道同时可用。 管脚同时接测试仪多种资源时要另文说明,差分管脚需标识清楚正负端。 芯片管脚定义表 填表说明: 管脚号为器件封装的管脚号;若有VCD或WGL文件,则管脚名称要与VCD和WGL文件中管脚名称相同。“测试仪连接”暂不填。 类型: 数字 输入 数字 输出 双向 端口 电压 偏置 电流 偏置 模拟 输入 模拟 输出 PLL 输出 Core 电源 Pad 电源 模拟 电源 Core 地线 Pad 地线 模拟 地线 i o io i i ai ao po Vdd_Core Vd

文档评论(0)

9885fp + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档