- 1、本文档共15页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机组成原理实验【荐】.pdf
整机仿真
整机是将所有模块通过总线连接在一起,成为一台完整的计算机。
设计需求:该部分将各子模块综合,通过输入/输出设备实现汇编语言的编辑和编译,生
成二进制代码;将二进制代码存入主存,顺序执行,经过“指令模块”实现全速、单步或微
单步运行程序,完成程序功能。各步程序结果,各寄存器变量通过显示输出实时查看。
实验一 存储系统
【实验目的】:掌握存储系统,存储器和Cache 的组成。掌握CPU 读写数据过程,内存存取
数据过程,Cache 读写过程、地址映射机制和存储块的替换策略。能够分析Cache 命中率,
CPU 读写数据的延迟时间。(图1 所示的是存储系统体系结构,图2 所示的是存储器体系结
构,图3 所示的是Cache 体系结构)。
【实验要求】:编写一个CPU 读写数据的仿真程序,满足下面要求:
1. 采用Cache-Memory 存储层次。
2. 地址长度为16 位,数据寄存器长度16 位,存储字长是8 位,采用小端存储模式。
3. Cache 采用二路组相联,Cache 大小为1KB,每个字块4 个字,字长为2B 。
4. 能根据有效地址读Cache 和内存,把数据读入数据寄存器中;能根据有效地址把
数据寄存器中的数据写入到Cache 和内存。Cache 采用写直达法。存储系统中的
所有数据用二进制表示。
数
高 据
速
Cache存储
缓
主
体
CPU 存 存
控
制 地址
器
数据
图 1 存储系统体系结构
读
. 写 . M
存储体 .. 电 .. D
R
路
... 数据总线
译码器 读/写
...
MAR
地址总线
图 2 存储器体系结构
C
M a
c
A h
R e
文档评论(0)