高级模拟集成电路设计_第三讲.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高级模拟集成电路设计_第三讲,模拟cmos集成电路设计,模拟集成电路设计,模拟集成电路,模拟集成电路设计精粹,ldo模拟集成电路设计,模拟集成电路基础,模拟集成电路基础答案,模拟集成电路设计流程,模拟集成电路与系统

研究背景 自然所有的界物理量都是模拟信号的形式 常见的模数转换器结构 Nyquist-Rate A/D VS. ΣΔ ADC Nyquist-Rate A/D Nyquist-Rate A/D VS. ΣΔ ADC ΣΔ ADC ΣΔ ADC结构示意图 ΣΔ ADC频率特性 ΣΔ ADC应用领域及发展趋势 稳定性分析 Sigma Delta 基本原理 量化器的增益G 稳定性分析 稳定性分析 二阶调制器 稳定性分析 二阶调制器 稳定性分析 三阶调制器 稳定性分析 三阶调制器 稳定性分析结论 一阶、二阶调制器是绝对稳定 大于二阶的高阶调制器是条件稳定的,并且一旦出现不稳定后,即使把产生不稳定的因素除去,调制器也不能恢复到稳定状态。 模式噪声(Pattern Noise) 模式噪声现象: 表现为调制器输出序列中出现某种固定模式的周期性和循环特性 频谱中在某一频率存在较大频率成分(tones) 原因: 量化器的量化误差与量化器的输入信号相关 引入的问题: 在音频应用时,会产生刺耳的声音 模式噪声 加Dither信号抑制模式噪声 多位DAC的线性化 多位DAC的非线性 多位DAC的线性化 动态元器件匹配(DEM) 基本思想是在不同时刻,选择不同的元器件来实现某个给定的输入数字字的数模转换。 随机平均算法(Random Averaging)、数据权重平均法(DWA)、部分数据权重平均法(PDWA)、伪随机数据权重平均法(pseudo DWA) DWA实现电路简单, 不但能够抑制调制器的谐波分量,还能对多位DAC误差进行一阶整形。 DWA算法 DWA算法 调制器输出信号功率谱 量化误差功率谱 开关导通电阻 开关导通电阻 线性导通电阻对调制器的影响 开关导通电阻 非线性导通电阻对调制器的影响 运算放大器的有限增益 运算放大器的有限增益 运算放大器的有限增益 运算放大器的有限增益 运算放大器的有限增益 运算放大器的有限单位增益带宽 运算放大器的有限单位增益带宽 问题的提出 思想来源:时间交织Pipeline ADC 转换速度提高了4倍,实现了低速ADC实现高速数据转换 两通道滤波器组 两通道滤波器组 无混叠条件 块数字滤波器结构 块数字滤波器结构 实际电路实现时,块数字滤波器结构出现的问题 带通噪声传递函数 两通道时间交织2阶ΣΔ 等效结构 两通道时间交织2阶ΣΔ 调制电路 仿真结果对比 两个通道之间存在0.5%系数失配时的仿真结果 栅压自举开关电路 电路设计 时钟产生电路 带隙基准电路 电流偏置电路 参考电压电路 积分器中运放电路 量化器电路 量化器中比较器电路 若M=64, 带宽为0.505MHz, SNDR=86.4 dB 71.4MHz 142.8MHz 若M=64, 带宽为1.1MHz, SNDR=84.7dB 传统单通道调制器结构 本文 结构 采用高通NTF(z) 本文结构 两个通道之间不存在系数适配时,SNDR=84.7 dB 两相不交叠时钟 以及其稍微提前关断的时钟信号产生电路 减小IR 压将,采用电流来传输,在需要偏置电压的地方再生成所需的偏置电压。 运放输入共模和输出共模参考电压以及ADC、DAC参考电压产生电路 提高驱动能力 减小比较器的回踢噪声 (Kickback Noise) 高速锁存比较器电路 差分输入对 CMOS锁存器 RS锁存器 调制器中多位DAC全差分实现电路 未采用 DWA 采用 DWA 未采用 DWA 采用 DWA (6L+3) dB 调制器的带宽 1)减小过采样率M,要保持SNR不变,则 L 单 环高 阶ΣΔ 调制器存在稳定性问题 。 2)增加调制器的工作频率 受工艺的限制, 以目前的工艺水平,设计应用在大于150MHz的采 样保持电路中的高增益运放还是相当困难的。 频谱混叠项 H0(z)的类型I的多项分解 H1(z)的类型I的多项分解 两通道块滤波器 结构信号混叠示意图 传统单通道调制器结构 * * Department of Microelectronics, Xi’an Jiaotong University * * Department of Microelectronics, Xi’an Jiaotong University 廉价、高速的数字集成电路大量出现 数字信号处理技术具有更多的优势:便于 传输、计算、存储等优点 A/D和D/A是连接模拟和数字的桥梁 精度与速度的

文档评论(0)

gooddoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档