- 1、本文档共8页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ADF的主要技术特性.doc
基于ADF4113的锁相环电路设计仿真
一、ADF4113的主要技术特性
ADF4113是由一个低噪声的数字鉴频鉴相器(PDF,Phase Frequency Detector),一个精确的充电泵,一个可编程的基准分频器R,可编程的A、B计数器以及一个双模潜质分频器(P/P+1)组成。A(6位)和B(13位)计数器与双模前置分频器(P/P+1)连接,能实现一个分频比为N的分频器(N=BP+A)。除此之外,14位的基准分频器R允许在PFD的输入端选择REFin的输入频率。ADF4113频率合成器与外部的环路的环路滤波器和压控振荡器可以实现一个完整的锁相环路。
ADF4113的电源电压为2.7~5.5V,独立的充电泵电源电压(VP)允许在3V的系统中使用外部的调谐电压,充电泵电流和反向脉冲宽度可编程。可编程双模式前置分频器,其分频器频率为64/65,并具有3线式串行接口、模拟和数字锁定检测、硬件和软件控制的低功耗模式。
ADF4113的内部结构和工作原理
ADF4113的内部结构方框图如图所示1。
图1
1.基准信号输入电路
基准信号输入电路,其中,SW1和SW2是常闭的开关,SW3是常开的开关。启动低功耗模式时,SW3被关闭,而SW1和SW2被打开。这确保了在低功耗模式时,REFin引脚不能载入数据。
2.射频输入电路
射频输入电路是一个射极跟随器的二级限幅放大器,产生前置分频器所需要的电流型逻辑电路(CML)时钟电平信号。
3.前置分频器(P/P+1)
双模前置分频器与A、B计数器一起使用,能形成大的分频比N(N=BP+A)。双模前置分频器工作在电流型逻辑电路(CML)点评,对从RF的输入部分来的始终信号进行分频,并为CMOS的A和B计数器设定可控制的频率。前置分频器是基于一个同步的4/5分频器内核。
4.A和B计数器电路如图2所示。
A和BCMOS计数器与双模前置分频器组合,允许在锁相环反馈计数器中有一个宽范围的分频比。当前置分频器输出小于或等于200MHZ时,计数器处于正常工作情况下。因此,对于一个2.5GHZ的RF输入频率,前置分频器的分频值16/17是有效的,8/9是无效的。
图2
5.R计数器
14位计数器为鉴频鉴相器基准时钟允许的输入基准频率分频,分频比为1~16383。
6.鉴频鉴相器和充电泵
PDF利用计数器和计数器的输入,产生一个与相位和频率差成比例的输出。PDF包括一个可编程器件,此器件控制反向脉冲的宽度。这个反向脉冲信号能确保信号在的转移函数、最小相位噪声与基准信号的寄生信号上没有死区。该延迟信号在基准计数器所存的ABP2和ABP1位控制脉冲的宽度。
三、 基于ADF4113的锁相环电路设计
1.锁相环的基本原理
锁相环路是一种反馈控制电路,简称锁相环(PLL, Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住 锁相环通常由(PD, Phase Detector)、环路滤波器(LF, Loop Filter)和压控振荡器(VCO, Voltage Controlled Oscillator)三部分组成 频率合成器原理??? 如图4所示,PLL频率合成器是由参考频率源、参考分频器、相位比较器、环路滤波器、压控振荡器、可变分频器构成。参考分频器对参考频率源进行分频,输出信号作为相位比较器参考信号。可变分频器对压控振荡器的输出信号进行分频,分频之后返回到相位比较器输入端与参考信号进行比较。当环路处于锁定时,有f1=f2,因为f1=fr/M,f2=f0/N,所以有f0=Nfr/M。只要改变可变分频器的分频系数N,就可以输出不同频率的信号。
图4
3.PLL频率合成电路如图5所示。
图5
四、滤波器及电路参数设置
参数设计:最小输出频率为100MHz,最大输出频率130MHz,量阶为25kHz,设计频率为114.0175MHz。Vco为普通压控振荡器,Kv为12MHz/V环路滤波器带宽为2.5KHz,相位余量为45°。
可编程设计:
System: min freq 100MHz
Max freq 130MHz
Channel spc. 25.00kHz
PD Freq. : 25.0kHz
文档评论(0)