- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附件1: 学 号:
课 程 设 计
题 目 DAC0832接口电路及程序设计 学 院 信息工程学院 专 业 通信工程 班 级 姓 名 指导教师
课程设计任务书
学生姓名: 专业班级:
指导教师: 工作单位:
题 目:
初始条件:
要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求)
DAC0832 输出控制时序,利用接口电路图,通过改变输出数据设计一个锯齿波发生器。
DAC0832是8位的D/A转换器,转换周期为1μs。
锯齿波形数据可以由256个点构成,每个点的数据长度为8位。
因为FPGA的系统时钟为50MHz,必须对其进行分频处理,这里进行64分频,得到的锯齿波的频率为762.9Hz。
时间安排:
年 月 日,课设具体实施计划与课程设计报告格式的要求说明。
2、 年 月 日至 年 月 日,方案选择和电路设计。
、 年 月 日至 年 月 日,电路调试和设计说明书撰写。
、 年 月 日上交课程设计成果及报告,同时进行答辩。
指导教师签名: 年 月 日系主任(或责任教师)签名: 年 月 日摘要 I
Abstract II
1 设计原理 1
1.1 DAC0832的功能描述 1
1.1.1 DAC0832的主要功能 1
1.1.2 DAC0832的引脚功能 1
1.1.3 DAC0832的内部结构 2
1.1.4 DAC0832的工作时序 3
1.2 FPGA与DAC0832的接口电路 4
1.3 DAC0832输出控制时序 6
2 VHDL程序设计 7
2.1 设计任务 7
2.2 DAC0832接口电路程序符号图 7
2.3 VHDL程序 7
3 程序仿真及分析 9
3.1 QuartusⅡ软件简介 9
3.1.1 QuartusⅡ软件开发环境及基本流程 9
3.1.2 具体设计流程 11
3.2 仿真结果及分析 13
4 总结及体会 14
5.参考文献 15
摘要
本文详细介绍了DAC0832接口电路的方案设计、硬件选择、软件规划和编写,并重点描述了DAC0832接口电路的工作原理、系统设计、软件编程的思路。根据DAC0832 输出控制时序,利用接口电路图,通过改变输出数据设计了一个锯齿波发生器。此外,本设计完成VHDL程序的编写之后,用Quartus II软件进行了仿真,并对仿真结果进行了分析。
关键词: FPGA DAC0832接口电路 VHDL
Abstract
This paper describes DAC0832 interface circuit’s system design, hardware selection, software planning and preparation, and describes the focus of the DAC0832 interface circuit system theory, system design, software programming mentality. According to the DAC0832 ?output? to control the timing,?the?interface circuit diagram,?by changing the?output data?to design a?sawtooth wave?generator. In addition, after the design finishing writing the VHDL program, the Quartus II software is used for simulation, and the simulation results are analyzed.
Keywords: FPGA DAC0832 interface circuit VHDL
1 设计原理
本次设计以数/模芯片DAC0832位核心组成数/模转换接口电路,可以完成双缓冲的8位数/模转换。
DAC0832的功能描述
1.1.1 DAC0832的主要功能
DAC0832是8位的四象限乘法型D/A芯片,采用CMOS工艺和R-2R的T型电阻解码网络,数据输入能以双缓冲、单缓冲或直接通过三种方式工作,输入点评与TTL、CMOSIout1 和 Iout2,其主要性能参数为:
分辨率:8位。
单电源供电:+5~+15V。
低功耗:20mW。
参考电压:+10~-10V。
转换时间:1μs。
满刻度误差:± 1 LSB。
数据输入
您可能关注的文档
最近下载
- 苏教译林版九年级下册整册书单词默写表-单词表.docx VIP
- 2.2《养成亲社会行为》 课件 2025统编版道德与法治八年级上册.ppt
- 中国古代古典书籍 《钟馗全传》 全本.doc VIP
- 《差异化教学探讨》课件.ppt VIP
- 四棉医院检验科室内质控项目一览表技术指导.docx VIP
- 普通高中体育与健康新课程标准试题与答案(2025年版2025年修订).pdf VIP
- 2025年浙江高三高考英语模拟试卷及答案详解.pdf VIP
- 《马克思主义新闻观十二讲》复习备考试题及答案 .pdf VIP
- 重庆翘柏高锰酸钾及其复合盐在水处理中的应用.pdf VIP
- 家庭经济状况信息表(样表).doc VIP
文档评论(0)