第7章 VHDL有限状态机设计.ppt

第7章 VHDL有限状态机设计

实验与设计 7-5 比较器加DAC器件实现ADC转换功能电路设计 (1)实验原理: (2)实验内容1: (3)实验内容2: 实验与设计 7-6 通用异步收发器UART设计 (1) 实验目的: (2) 实验内容1: 实验与设计 (3) 实验内容2: (4) 实验内容3: 另一UART演示示例:/KX_7C5EE+/DEMOs/EXPL14_RS232_PIANO。 实验与设计 7-7 点阵型与字符型液晶显示器驱动控制电路设计 (1)实验目的: (2)实验原理: (3)实验任务1: (4)实验任务2: 以上2类基于5E+系统的LCD的演示示例是: /KX_7C5EE/DEMOs//EXPL18_PS2_64X128LCD/;或/EXPERIMENTs/EXP20_8051_LCD128X64/; 或/EXPERIMENTs/EXP17_KX8051_GPS_FTEST/。 实验与设计 7-8 串行ADC/DAC采样或信号输出控制电路设计 通过网络查阅一些常用串行ADC器件,包括它们的工作性能、使用方法、时序特点。设计出对应的电路,然后用状态机对其控制,最后比较用状态机和CPU的优缺点。 串行ADC/DAC资料查阅文件夹:“PDF实验设计文件”。 基于5E+的示例:/KX_7C5EE+/EXPERIMENTs/EXP40_SADC_SDAC/。 TL

文档评论(0)

1亿VIP精品文档

相关文档