单片机习题集第五章答案.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机习题集第五章答案.doc

第五章习题 本次作业采用纸质提交 什么是MCS-51单片机的最小系统? 所谓最小系统,是指一个真正可用的单片机的最小配置系统。对于单片机内部资源已能够满足系统需要的,可直接采用最小系统。 简述存储器扩展的一般方法。 存储器芯片与单片机扩展连接具有共同的规律。即不论何种存储器芯片,其引脚都呈三总线结构,与单片机连接都是三总线对接。另外,电源线接电源线,地线接地线。 什么是部分译码?什么是全译码?它们各有什么特点?用于形成什么信号? 部分译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线仅用一部分参加译码。部分译码使存储器芯片的地址空间有重叠,造成系统存储器空间的浪费。全译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线全部参加译码。这种译码方法中存储器芯片的地址空间是唯一确定的,但译码电路要相对复杂。译码形成存储器芯片的片选信号线。 采用部分译码为什么会出现地址重叠情况,它对存储器容量有何影响? 部分译码就是存储器芯片的地址线与单片机系统的地址线顺次相接后,剩余的高位地址线仅用一部分参加译码。参加译码的地址线对于选中某一存储器芯片有一个确定的状态,而与不参加译码的地址线无关。也可以说,只要参加译码的地址线处于对某一存储器芯片的选中状态,不参加译码的地址线的任意状态都可以选中该芯片。正因为如此,部分译码使存储器芯片的地址空间有重叠,造成系统存储器空间减少。 存储器芯片的地址引脚与容量有什么关系? 容量(Q)与地址线数目(N)满足关系式:Q=2N。 MCS-51单片机外部设备是通过什么方式进行访问? MCS-51单片机扩展的外部设备与片外数据存储器统一编址,即外部设备占用片外数据存储器的地址空间。按片外数据存储器的访问方式访问。 使用2764(8KB*8)芯片通过部分译码扩展24KB程序存储器,画出硬件连接图,指明各芯片的地址空间范围。 使用2764(8K(8)芯片通过部分译码法扩展24KB程序存储器,须要3块。采用线译码,P2.5与第一片2764的CE相连,P2.6与第二片2764的CE相连,P2.7与第三片2764的CE相连,硬件连接如下: 地址空间如下: 第一片: 1100 0000 0000 0000~1101 1111 1111 1111;即C000H~DFFFH; 第二片: 1010 0000 0000 0000~1011 1111 1111 1111;即A000H~BFFFH; 第三片: 0110 0000 0000 0000~0111 1111 1111 1111;即6000H~7FFFH; 使用6264(8KB*8)芯片通过全译码扩展24KB数据存储器,画出硬件连接图,指明各芯片的地址空间范围。 使用6264(8K(8)芯片通过全译码法扩展24KB程序存储器,须要3块。采用138译码器译码,硬件连接如下: 地址空间如下: 第一片: 0000 0000 0000 0000~0001 1111 1111 1111;即0000H~1FFFH; 第二片: 0010 0000 0000 0000~0011 1111 1111 1111;即2000H~3FFFH; 第三片: 0100 0000 0000 0000~0101 1111 1111 1111;即3000H~5FFFH; 试用一片74LS373扩展一个并行输入口,画出硬件连接图,指出相应的控制命令。 硬件电路图如下:74LS373的输入端为扩展的输入口,输出端接8051的数据总路线P0口,控制端接高电平,输出允许由片外数据存储器读信号RD和P2.0控制。当片外数据存储器读信号RD和P2.0同为低平时从74LS373中读入输入的数据。 输入数据的命令如下: MOV DPTR,#0FE00H MOVX A,@DPTR

文档评论(0)

000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档