- 1、本文档共60页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统仿真VHDL设计,数字系统设计与vhdl,vhdl数字系统设计,vhdl设计实例与仿真,vhdl数字电路设计教程,控制系统数字仿真,基于vhdl的数字钟设计,电力系统数字仿真,vhdl数字钟课程设计,数字钟的设计vhdl
数字系统数字系统仿真仿真VHDLVHDL设计设计
陈陈 立立
VHDL@SJTU
Shanghai Jiao Tong University
课程简介课程简介
• 开课时间开课时间:11-1717周周,周周一、四四
• 教师:陈立
• 助教助教:徐冲徐冲
• 邮箱:hilichen@
• 成绩构成成绩构成:
• 笔试(70 )(开卷)
• 实验实验 ((2020 ))
• 平时(10)
• 课程主要内容课程主要内容:
• 可编程逻辑器件
• 硬件描述语言硬件描述语言 ((VHDLVHDL ))
2
教学大纲教学大纲
11. 理论教学理论教学:让学生了解数字集成电路及其设计方法的让学生了解数字集成电路及其设计方法的
发展现状,熟悉大规模可编程专用集成电路
CPLD/FPGA的内部结构的内部结构,,掌握掌握一种硬件描述语言种硬件描述语言 ((
hardware description language,HDL),并具备使
用HDL进行数字电路系统设计的能力。
2. 上机实验上机实验:让学生熟悉学生熟悉可编编程专专用集集成电路的电路的设计,
开发流程,熟练掌握一种EDA设计工具,提高学生应
用计算机技术进行数字电路与数字系统的设计和辅助用计算机技术进行数字电路与数字系统的设计和辅助
分析的能力。
3. 通过理论和实践教学通过理论和实践教学,,使学生能够在经典的数字逻辑使学生能够在经典的数字逻辑
设计方法基础上,了解和初步掌握利用大规模可编程
器件设计数字逻辑电路或小型数字系统的方法及其相
应的应的开发手段发手段,为进为进一步的学步的学习和研究打下基础和研究打下基础。
3
期望期望
11. 理清关系理清关系,融汇贯通融汇贯通
• 知识树,善于整理,
• 应用为导向应用为导向,,多思好问多思好问
• 应用时能直奔主题
• 不用时可侃侃而谈
4
课程内容
• 第一部分: (6次)
• 基础知识介介绍
• 可编程逻辑器件详细介绍
• 可编程逻辑器件比较与最新技术发展
• 开发工具介绍与高级设计
• 硬件电路设计实例(可编程的应用一)
• 专用芯片设计流程介绍专用芯片设计流程介绍 ((可编程的应用二可编程的应用二))
• 第二部分:(7次)
• VHDL
• 习题讲解与答疑题讲解与答疑
• 第三部分: (6次)
•• 实验实验::1010周以后周以后
• 其他:(1次)
• 复习,
• ???(没听懂的,想听的)
5
实验平台实验平台 ((5050套套))
6
实验内容实验内容
• 实验实验一.. 分频器设计分频器设计
• 实验二. VHDL描述风格比较
• 实验三实验三.. 44位可逆计数器位可逆计数器,,44位可逆二进制代码位可逆二进制代码
-格雷码转换器设计
• 实验四实验四.. 77段数码管译码器设计与实现段数码管译码器设
文档评论(0)