- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
大学单片机原理及其接口技术课程 第7章-并行IO-1.ppt
第7章:并行I/O接口 本章基本要求: ⑴ 并行I/O的概念* ⑵ 51内部的并行I/O接口* ⑶ 并行接口的扩展* ⑷ 51对LED/LCD/键盘的接口 ⑸ 51内部定时/计数器应用* I/O设备必须通过I/O接口与计算机连接。 I/O接口信号及寻址方式 每个I/O接口分配有对应的I/O地址。 CPU与I/O之间接口信号 I/O寻址方式 一.专用I/O地址方式 有专用I/O控制信号和I/O指令。I/O接口独立编址,不占用存储器的地址空间。 二.存储器地址方式 I/O接口共用存储器的地址空间,每个I/O端口视为一个存储单元。 MCS-51为存储器地址方式。 MCS-51单片机有片内I/O接口和扩展I/O接口。 片内I/O接口寄存器在SFR中,使用片内数据存储器空间, 扩展I/O接口使用片外数据存储器地址空间: 输出指令: 输入指令: 片内寻址:MOV P1,A MOV A,P1 片外寻址:MOVX @DPTR,A MOVX A,@DPTR MOVX @R0,A MOVX A,@R0 一.无条件传送方式 已知I/O设备准备就绪,可直接进行数据传送。 大多数时间计算机与外设并行工作,计算机不必因等待而浪费资源。当外设准备就绪,向CPU发出中断请求信号。CPU暂停当前程序,执行I/O操作。当I/O操作结束,CPU仍继续被中断的工作。 (DMA—Direct Memory Access) 用于计算机与高速外设进行大批量数据交换,由DMA控制器接管总线控制权,RAM与外设之间直接数据传输,不需CPU的介入。 7.1.4 I/O接口的类型 可以分为并行和串行两类接口。 1、串行接口:如下页图。这种方式是将数据一位接一位地顺序传送。其特点是通信线路简单,只要一对传输线就可以实现通信(如电话线),从而大大地降低了成本,特别适用于远距离通信。缺点是传送速度慢。 说明: 串行传输收发双方都必须设置发送器/接收器。发送器是将CPU按并行方式送来的数据按照串行方式发送出去。接收器是将串行接收来的数据按并行方式送给CPU。 7.1 并行I/O接口概念 2、并行通信是构成1组数据的各位同时进行传送,例如8位数据或16位数据并行传送。 7.2 51内部并行I/O端口及应用 7.2.1 51内部并行I/O端口 51单片机内部有四个8位并行I/O端口。四个端口的内部结构不完全相同。 7.2 51内部并行I/O端口及应用 7.2.2 51内部并行I/O端口的应用 51内部四个并行I/O端口有三种操作方式: 1、输出数据方式 在这种方式下,CPU通过一条数据操作指令就可以将数据写入P0~P3的输出锁存器,然后由输出驱动器送到端口的引脚。 MOV P0,A ORL P0,#data ANL P0,A XRL P0,#data 7.2 51内部并行I/O端口及应用 2、读端口数据方式 是一种仅对端口缓冲器中的数据读入的方式。此时,CPU读入的数据并不是引脚线上的数据。 3、读端口引脚方式 这是一种可以直接读取引脚线上数据的方式。根据电路结构的特点,需要连续使用两条指令,如下,以P1端口为例: MOV P1,#0FFH MOV A,P1 说明:先使要读取的端口引脚的锁存器置位,然后打开输入缓冲器读取其状态。 7.2 51内部并行I/O端口及应用 4、I/O端口直接用于输入/输出 [例7.1](246页)试编出模拟图中电路的程序 7.3 并行I/O接口芯片 7.3.1 并行接口芯片8255A 8255A可编程并行输入/输出接口芯片是Intel公司生产的标准外围接口电路。它采用NMOS工艺制造,用单一+5V电源供电,具有40条引脚,采用双列直插式封装。它有A、B、C三个端口共24条I/O线,可以通过编程的方法来设定端口的各种I/O功能。由于它功能强,又能方便地与各种微机系统相接,而且在连接外部设备时,通常不需要再附加外部电路,所以得到了广泛的应用。 并行接口芯片8255A 具有多种功能的可编程并行接口电路芯片 最基本的接口电路:三态缓冲器和锁存器 与CPU间、与外设间的接口电路:状态寄存器和控制寄存器 还有端口的译码和控制电路、中断控制电路 分3个端口,共24个外设引脚 共三种输入输出工作方式 1. 外设数据端口 端口A:PA0~PA7 A组,支持工作方式0、1、2 端口B:PB0~PB7 B组,支持工作方式0、1 端口C:PC0~PC7 仅支持工作方式0 A组控制高4位PC4~PC7 B组控制低4位PC0~PC3 2.与处理器接口 8255A的工作方式 方式0:基本输入输出方式 适
文档评论(0)