- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA与ARM的多路时序控制系统设计与实现.pdf
Ⅲ。。.·1540· ComputerMe嬲urement&ContmI I了工_p’J天,l、I
戮雾景黧苎:翟警‘;裟陲啁
文章编号:167l一4598Izol2)06一1540一04 中固分类号:TP301.1 文献标识码:A
基于FPGA与ARM的多路时序控制系统设计与实现
王 鹏1,吕志刚1,杜卫东2
摘要:介绍了基于FPGA与ARM7的多通道、多时间范围的同步时序控制系统.采用FPGA实现20路高精度的信号延时输出控制,
内部程序模块的设计f各通道的输出信号类型与延时时间等参数均可以通过人机接口现场配置,也可以通过上位机软件来配置;该设计
可以保证各通道信号通过外触发信号为基准来进行延时输出,系统的延时时间精度小于2”s;ARM7处理器芯片采用PHILlPs公司的
LPc2214,FPGA采用Altera公司cyclone系列的EPlcl2qz40I采用硬件描述语言VerilogHDL来设计延时模块,延时精度达到1¨sI
该系统在靶场测试中验证了其正确性和有效性。 .
美羹词:LPc2214}FPGAf时序控制}EPlcl2Q240
and ofMulti—ChannelCOntrOI
DesignImplementation Timing System
BasedonFPGAandARM7
Lv
WangPen91,Zhigan91,DuWeidon92
Electronica“Information
(1.SchooIof Engineering,Xi’anTechnological 710032,China;
University,Xi’an
2.ShandongSpecialEquipmentInspectionInstitute,Jinan250101,China)
A晰rHd:Thisdescribesamult;一channel,mul廿一timeof cDntr01 basedonFPGAandARM7.
paper rangesynchronou8timing 8ystem
This
systemusesFPGAtechnologytocontrolthehigh—predsionsignalofthe20cha肌elsdelayoutput,anddesignthedataexchangeof
ARMandFPGA thedatabusofARM7.1tfocuse8onthe ofthe hardware bu8oftheARMandFP-
interfaceby design system cir叫it,data
GA,and modulesintheFPGA this oftbe ofeachclIanneIsuchasthe and time
program cKp.In8ystem,parametersoutputsignal type delay
a180
c&nbeconfiguredtheon一3iteman—machineinterface,canbe PC80“wa北.Thi8ensur鲒thteBchchan—
through configuredby design
nel canbe the outsideasthebenchma
文档评论(0)