- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSP芯片的原理与开发应用【总结】,dsp芯片原理与应用,dsp原理及应用,dsp原理及应用pdf,dsp控制器原理及应用,dsp原理与应用,dsp原理及应用试卷,dsp原理与应用教程,dsp原理及应用论文,dsp原理及应用邹彦
dsp dsp
介绍dsp知识,为大家提供最新的dsp资讯,更多内容可以去南京研旭电气科技有限公司的官网
ddsspp ddsspp
dsp
或者官方论坛,嵌嵌dsp论坛进行交流学习
wwwwww..nnjjyyxxddqq..ccoommwwwwww..ff2288333355..ccoomm ddsspp wwwwww..aarrmmddsspp..nneett
dsp /qianqiandsp
dsp /qianqiandsp
欢迎大家收听嵌嵌ddsspp论坛的官方微博 hhttttpp::////tt..qqqq..ccoomm//qqiiaannqqiiaannddsspp
dsp QQ 1318571484
dsp QQ 1318571484
ddsspp QQQQ 11331188557711448844
还需要什么 资料欢迎加 :
DSP
DSP
DDSSPP芯片的原理与开发应用【总结】
第一章:
DSP定义:是指利用计算机,微处理器或专用处理设备,以数字形式对信号进行的采集,交换,铝箔,估值,增强,
压缩,识别等处理。
DSP实现的方法:1,在通用的计算机上用软件实现;2,在通用的计算机系统上加上专用的加速处理机实现;3,用
通用的单片机实现;4,用通用的可编程DSP新拍实现;5,用专用的DSP芯片实现。
DAP系统的构成: DSP系统的设计:
DSP芯片的优点:1,在一个指令周期内一般至少可以完成一次乘法和一次加法;2,程序空间和数据空间分开,可
以同时访问指令和数据;3,片内具有快速RAM,通常可通过独立的数据总线在两块中同时访问;4,具有低开销或
无开销循环及跳转的硬件支持;5,快速的中断处理和硬件I/O支持;6,具有在单调周期内操作的多个硬件地址生
产器;7,可以并行执行多个操作;8,支持流水线操作,使取值,译码和执行等操作可以并行执行。
DSP芯片的特点:1,哈佛结构;2,流水线操作;3,专用的硬件乘法器;4,高效的DSP指令;5,快速的指令周期。
DSP芯片运算速度衡量标准:1,指令周期;2,MAC时间;3,FFT执行时间;4,MIPS;5,MOPS;6,MFLOPS;7,
BOPS
第二章
DSP芯片的基本结构大致可以分为CPU、总线、存储器
以及集成外设与专用硬件电路等部分。CPU主要包括算
术逻辑单元(ALU)、累加器(ACC)、乘累加单元(MAC)、
移位寄存器和寻址单元等。存储器包括片内ROM、Flash、
单访问RAM(SARAM)、双方文RAM(DARAM)。集成外设
与专用硬件电路包括片内各种类型的串行接口、主机接
口、定时器、时钟发生器、锁相环以及各种控制电路。
总线在CPU与存储器、集成外设和专用硬件电路等部分
之间传送指令和数据,起到桥梁的作用。
(MS320系列)中央处理单元DSP芯片的CPU主要由以下几个部分组成:指令解码部分、运
算与逻辑部分、寻址部分;运算与逻辑部分一般包括:累加器ACC、桶形位移寄存器、乘累
加单元(MAC)
哈佛结构:主要特点是将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器
是两个相互独立的存储器,每个存储器独立编址,独立访问。与两个存储器相对应的是系统
中设置了程序总线和数据总线两条总线,从而使数据得吞吐率提高了一倍。(加图)
哈佛结构的改进(TMS320DSP芯片在基本哈佛结构的基础上做了改进)2.指令存储在高速缓
冲中,当执行此指令时,不需要再从存储器中读取指令,节约了一个指令周期的时间。
流水线操作原理:将指令分为几个子操作,不同子操作由不同的单元完成,每隔一个时钟周
期,每个单元就可以进入一条新指令。因此在同一个时钟周期内,在不同的单元可以处理多
条指令,相当于并行执行了多条指令。
TMS320C54x
文档评论(0)