2016年全国硕士研究生统一入学考试自命题试题 A.docVIP

2016年全国硕士研究生统一入学考试自命题试题 A.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2016年全国硕士研究生统一入学考试自命题试题 A.doc

2011年全国硕士研究生统一入学考试自命题试题 A ******************************************************************************************** 学科与专业名称:光学工程 光学工程(专业学位) 考试科目代码与名称:820 数字电子技术 考生注意:所有答案必须写在答题纸(卷)上,写在本试题上一律不给分。 填空题(每小题3分,共15分) 1、逻辑函数的反函数= 。 2、与非门的多余输入端应 。 3、由555定时器组成的电路中,电压控制端与地之间接一个电容的作用是 。 4、随机存储器RAM在掉电后所存数据将 。 5、PAL、GAL、和GPLD的与-或阵列中, 阵列是可由用户现场编程的。 选择题(每小题3分,共15分) 1、下列几种说法中错误的是[ ]。 A.任何逻辑函数都可以用卡诺图表示 B.逻辑函数的卡诺图是唯一的 C.同一个卡诺图化简结果可能不是唯一的 D.卡诺图中1的个数和0的个数相同 2、多路数据分配器可以直接由[ ]来实现。 A.编码器 B.译码器 C.多位加法器 D.多路数据选择器 3、为使TTL与非门电路组成的单稳态触发器正常工作,定时电阻R的取值应[ ]。 A.> B.< C.> D.< 4、输入和输出有理想的线性关系的A/D转换器,当分别输入0V和5V电压时,输出的数字量分别为00H和FFH,则当输入2V电压时,电路输出的数字量为[ ]。 A.80H B.67H C.66H D.5FH 5、容量是64K×8的存储器共有[ ]。 A.64根地址线,8根数据线 B.64K个存储单元,8根数据线 C.64K根地址线,8根数据线 D.8根地址线,16根数据线 考试科目:数字电子技术 共 5 页,第 1 页 三、(10分)已知与非门的电压传输特性,输入特性和输出特性曲线如图1所示,回答以下问题。 1、电路的噪声容限越 ,其抗干扰能力愈强。 2、分别求电路高电平噪声容限VNH和低电平噪声容限VNL 。 3、求该与非门扇出系数N。 图1 四、(8分)如图2所示电路中,(a)、(c)为TTL门,(b)、(d)为CMOS门。写出各电路输出端的函数式并确定其输出状态。 图 2 (a) (b) (c) (d) 考试科目: 数字电子技术 共 5 页,第 2 页 五、(16分)电路及其输入信号A、B、C的波形分别如图 3 所示。试画出各个输出波形。 图3 六、(14分)试分析图 4 逻辑电路的功能(要求列逻辑函数式、真值表,说明功能)。 图4 图5 F 七、(16分)用两片2线-4线译码器(见图5 )和少量门电路扩展为3线-8线译码器,再用扩展后的译码器和与非门设计一个一位全加器。 考试科目:数字电子技术 共 5 页,第 3 页 八、(18分)同步可预置数的四位二进制计数器74161和8选1数据选择器74LS151组成如图 6所示电路。74LS151选通端低电平有效。 分析74161改组成几进制计数器? 画出其状态转换图(只画有效状态)。 设74161的初态为0010,画出Q3、Q2、Q1、Q0与CP对应的波形(至少 画出8个CP)。 写出Y的逻辑函数式。并在上图中画出Y与CP对应的波形。 图6 九、(16分)试用边沿JK触发器及门电路,设计一个同步时序逻辑电路,实现如图7所示功能,其中M为控制(输入)端,M取不同的电平时,状态转换不同。要求:设计最简电路,列出状态转换表、卡诺图、状态方程、驱动方程(不必画电路)。 图7

文档评论(0)

llww + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档