- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于H.264滤波硬件结构的设计研究.pdf
人工智能
文章编号-:1008-0570(2006Ⅷ5—2—抑278—巾2
基于H.264滤波硬件结构的设计研究
Researchonthe ofI-I.264 FilterHardwareStructure
Design Deblocking
口E华航天工业学院)孙光东
摘要:设计了一个有拉的滤波器的硬件结构,使用具有可配置敷据通道的8一bit移位寄存器来提供滤波器(并行输入,并行
输出的FIR滤波嚣1所需要的水平和鳖直方向上的数据。设计了两个SRAM片,一个用来存放当前图像数据,另一个用来存
放相关联的敷据。在0.25微米技术下的综合蛄果是:19.IK门(不包舍和的两个SRAM),100MH.z。
关键词:解块滤波,硬件结构。滤波器
中图分类号:TN4 文献标识码:B
Abstract:Thisoffersanefficienthardwarestructurefor fi]terThehorizontalandverticaldataneededthefilter
paper del】locking by
for
and fir a8-bit whichis data has
(paraUel parallel filter)isprovidedby register contlgurablepassage.It
input output shifting
two for ettrrent otherisfor correlativedata.The resultunderthecircum-
SRAMs,one data,the
storing picture storing comprehensive
fltaflceof0.25micronis:19.1kwireftheSRAMandtheSRAMarcnot MHz
included).100
wave.hardware
Keywords:deblocHng structure,励ter
1引言 2硬件结构设计
目前很多公司和科研院所正在研究基于H.264编 图1是我们设计的解块滤波的硬件结构图。
解码算法标准的视频设备产品,其潜在的节省带宽的
能力将显著增强其商业生命力.而且H.264.的网络友
好性必将使未来的视频应用更多地基于此平台。H.
264标准是一个面向未来IP和无线环境下的新数字 十1■斗}兰工一
视频压缩编码标准,它在视频压缩效率方面比目前所 I-L_=_二==_J-
有的视频压缩标准都要高,而且算法结构上的分层处
理使它能适应不同的传输环境,提高传输效率。H.264
采用解块滤波来减小各块边缘效应并达到了较好的 薹 .膨
一SRAM
效果。由于解块滤波是放置在DPCM循环中,在编码 图1解块滤波的硬件结构
和解码过程中他和一般的低通滤波器相比.解块滤波 图中实线是数据传输通道,虚线是控制信号通
器有着明显的优点。在解码部分,解块滤波需要相当 道。为了使滤波器能够充分使用,我们设计了两个32
大的运算;在编码部分,运动估计成为滤波处理的瓶
位(4个像素点)的SRAM片。在解块滤波之前,先要把
颈。然而,在基于平台设计中.使用纯软件设计的解块
文档评论(0)