任意进制计数器的设计.pptVIP

  • 1009
  • 0
  • 约 13页
  • 2015-09-11 发布于重庆
  • 举报
任意进制计数器的设计,任意进制计数器设计,任意进制计数器,任意进制计数器2010,六十进制计数器的设计,可变进制计数器的设计,十进制计数器的设计,60进制计数器设计,24进制计数器设计,24进制计数器设计161

任意进制计数器的设计方法 反馈归零法 利用计数器的直接置零端功能,截取计数过程中的某一个中间状态来控制清零端,使计数器从该状态返回到零而重新开始计数,这样就弃掉了后面的一些状态,把模较大的计数器改成了模较小的计数器。 例1:试用一片二进制计数器74LS293构成一个十二进制计数器。 例2:试用十进制计数器74LS90构成二十三进制计数器。 反馈归零法的有关问题 1、过渡状态的问题 2、归零可靠性问题 反馈置数法 例3:使用74LS161构成一个计数状态为二进制数0000~1101的计数器。 注意:74LS161为一个4位可预置的同步计数器;A~D为预置数据输入端,9端为数据置入控制端(低电平有效,且在CP有效沿作用下能将数据置入—同步置数);1端为清零端,低电平有效(异步置零);2端为时钟输入端,上升沿有效;进位信号CO(高电平有效)出现在QDQCQBQA=1111且ET=1时;EP=1、ET=1且清零端和置数控制端均无效时,计数器才处于计数状态;清零端的优先级最高。 例4:使用74LS163构成一个计数状态为二进制0111~1111的计数器。 寄存器 数码寄存器 四位数码寄存器 移位寄存器 四位左移寄存器 双向移位寄存器 寄存器应用举例 * 同步时序逻辑电路的分析方法 异步时序逻辑电路的分析方法 逻辑功能、自启动功能 *

文档评论(0)

1亿VIP精品文档

相关文档