- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字式秒表课程设计,数字秒表课程设计,数字式秒表设计,数字秒表课程设计报告,数字式电子秒表设计,数字式秒表电路,基于fpga的数字式秒表,数字式电秒表,数字式电秒表408型,青岛农业大学主页
南通大学
《电子技术》课程设计报告
题 目 数字式秒表
学院(部 计算机科学与技术学院
专 业 计算机科学与技术
学生姓名 王骏
6 月 27 日至 7 月 1 日 共 1 周
指导教师(签字)
一.内容摘要
本设计所实现的数字式秒表是电子设计技术中最基本的设计实验之一。的逻辑结构较简单,
其中控制电路是由基本R-S触发器以及电阻,开关组成的电路部分。
复位电路是由直流电源,电阻以及开关组成的电路部分。
多谐振荡器是由555定时器以及其外围电路组成的电路部分,它和分频器一起用来产生0.01秒的脉冲。
二.技术要求
1.秒表最大计时值为99分59.99秒;
2. 6位数码管显示,分辨率为0.01秒;
3 .具有清零,启动计时,暂停及继续计数等控制功能;
4.控制操作间不超过二个。
三.方案论证与选择
1. 数字式秒表,。设计要求,用数码管来做显示器。题目要求最大记数值为,则需要数码管。要求计数分辨率为0. 1秒,那么我们需要相应频率的信号发生器。
选择信号发生器时,有两种方案:一种是用晶体荡器,另一种方案是采用集成电路555定时器与电阻和电容组成的多谐振荡器。
秒表核心部分
计数脉冲是由555定时器构成的多谐振荡器,产生赫兹脉冲如果精度要求高,也可采用石英振荡器。
(一)控制电路
图(1) 控制电路
控制电路是由一个基本R-S触发器,机械开关,电阻以及5伏电源组成。主要实现秒表的停止和开始计数功能。开始,停止功能可以只用一个机械开关实现,之所以用此电路代替机械开关,是因为利用此电路的锁存功能,防止开关K在打开和闭合时一些假信号串入逻辑电路,影响秒表正确计数显示。
(二)0.01秒脉冲发生电路
。
图(a) 555组成的占空比可调的多谐振荡器
555组成的多谐振荡器可以用作各种时钟脉冲发生器,图(a)为脉冲频率可调的矩形脉冲发生器,调节Rp可得到任意频率的脉冲信号,由于电容C充放电回路的时间常数不等,所以(a)输出波形为矩形脉冲,矩形脉冲的占空比随频率变化而变化。
该电路是由555定时器以及外围的电阻,电容组成的。
其中从555定时器构成的多谐振荡器OUT引脚出来的频率是100赫兹。
555定时器的参数:T=0.01s,f=100Hz?=1/0.695(R1+ 2R2)C
在图中R3+Rp=R1,R5=R2
经过计算并实际调整,方案为R3=130千欧,R5=5.1千欧,Rp=10千欧,c=100微法。在实践中,如果用示波器观察到频率不正确,可调整Rp来改变频率,减小误差。
(三)复位电路
图(3) 复位电路
该复位电路由机械开关,电阻,以及电源组成。输出线1接在74160的复位端。当需要复位时,合上开关,从输出线1即可输出复位信号(即清零信号),
复位电路的基本功能是:提供复位信号,直至系统电源稳定后,撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防开关分-合过程中引起的抖动而影响复位。
(四)译码显示电路
图 (4)显示电路
图中从下往上依次是6个计数器74LS1600,4线-7线译码器/驱动器74LS47,共阳数码管。
1.计数器
74LS160的管脚图及功能表如下:
图7 为74LS160管脚图及功能表
74LS160为异步清零计数器,即端输入低电平,不受CP控制,输出端立即全部为“0”,功能表第一行。74LS160具有同步预置功能,在端无效时,端输入低电平,在时钟共同作用下,CP上跳后计数器状态等于预置输入DCBA,即所谓“同步”预置功能(第二行)。和都无效,ET或EP任意一个为低电平,计数器处于保持功能,即输出状态不变。只有四个控制输入都为高电平,计数器(161)实现模10加法计数,Q3 Q2 Q1 Q0=1001时,RCO=1。
8421码加权计数器:,QD、QC、QB、QA输出见计数器工作波形图:
本次试验中74160的级联图
图(5)
2.译码器电路
译码器电路是将数码转换为一定的控制信号。在此由7447集成元件构成,它能将一个二进制数码转换为输出端的电平信号以控制显示器。
下图为7447的管脚图:
LT’,RBI’接逻辑开关,D,C,B,A接8421码拨开开关,a,b,c,d,e,f,g七段分别接显示器对应的各段。地线,电源线接好后,若线路无误后,接通电源就开始实验论证:
文档评论(0)