- 1、本文档共24页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种新型8位DAC的设计 DAC的应用 DAC应用: 精确电压源的产生 音频信号的重建 视频信号的产生 微型处理器中的低功耗DAC 本设计主要是应用在高能物理读出电子学上面,提供甄别器的阈值. 国内外的应用 DAC 组成框图 工作原理 数模转换器的功能就是把数字量转换成模拟量,通常这种转换是线性的。设数模转换器输入的数字量为n位二进制码D(D=D1D2......Dn),D1为最高位(Most Significant Bit,简称MSB),Dn为最低位(Least Significant Bit,简称LSB),则输出模拟量A与输入数字量D之间的函数关系可以用下式来表示: 输出模拟量与输入数字量成正比。输出模拟量由一系列二进制分量叠加而成的,每一个二进制分量为该位的权与模拟参考量K的积,,数模转换器的基本工作原理是基于权的控制,即权电压相加或权电流相加。 倒T型结构的尝试 TWO STAGE RESISTIVE DIVIDER DAC 电阻型DAC主体结构 Bandgap for RP RN DAC静态性能(INL,DNL)的测试 测试DAC时,理想的ADC用来将输入标准模拟信号(正弦、ramp)转为数字正弦、 ramp .经过待测dac得到输出模拟阶梯波与输入瞬态波形相减得到. INL测试(DACA+dac_inl_8bit) Tsettle(建立时间测试) 测试方法: 输入ramp+idealADC (ramp刚好满足对应的值,考虑 这时开关同时开,闭合建立时间 应该最长) 测得建立时间约为65ns (稳定到误差1%以内) 芯片版图 DAC Tran的波形1111111转换图 10101010转化图 分析它们模拟信号随数字输入码变化依次上升的波形对我们掌握工作原理很有用处 综合数字电路以及Modelsim功能仿真 全芯片版图及LVS 简化网表以加快仿真速度以及更快定位大寄生电阻和电容net 1.抽取电容时在PEX rule里增加选项 PEX REDUCED LUMPED C 10 可以大大简化网表 2.在XRC的rule file当中增加如下选项 PEX YOLERANCE DISTRIBUTED R 10 将每个net寄生小电阻阻值迭加 大大简化网表,(从18000行减少到7700行左右) 后仿真 后仿的一些经验教训 1.对于具有比较多的数字逻辑单元的schematic最好调用 已有的数字单元库,因为它具有更好的工艺稳定性,最重要的是寄生效应会小的多. 2.布局必须合理,从电气角度出发,不能只顾及电路的美观. 3.对于电源布局可以考虑上下布VDD,中间布VSS.衬底和地要分开,减少藕荷噪声. 4.后仿DNL INL过大 (采用理想8bitADC测试方法) 通过对每个net进行细仿,确定为电源线以及输出NET的寄生电阻电容效应太大,由此带来了毛刺,IR_drop效应,采用固定周期取稳定点然后线性拟合后结果没问题. DAC一些想法 1.就本设计而言如果只是根据串行输入得到一个基准压值的话没必要用到串并转换电路,可以考虑用更简单的方法,比如用移位寄存器再通过锁存同步输入DAC的模拟部分管脚即可,这样可避免PAD的寄生电容电阻给DAC带来glitch. 2.对此次设计后仿的glitch问题的解决方案有两个: a.减慢时钟沿速度 b.在串行数据输入时才同步加入时钟,其他时刻关断时钟. 3.要得到一个特别精确的基准电压值必须采用新的结构(这个有待进一步的研究) 仿真指标 设计采用新加坡特许半导体(Chart )0.35um SiGe 工艺,3.3V单电源供电,工艺成熟稳定。在正常的工作温度(25℃),不同的工艺角(Typical、SS、FF、FS、SF)下仿真(图6、7)得到DAC性能如下表所示: DAC芯片测试 测试方法: ADC(12bit)+DAC+ADC测试方案 1.静态测试 INL+DNL测试,12位的输入码字从000…0到111…1依次增加,施加到被测DAC,DAC将8位的输入码字转换成模拟电压并加到ADC上,ADC的输出送入FPGA与输入码字进行减法运算并进行拟和得到数据输出的任何一位中出现1就是INL,每个连续的数字误差输出中的变化就是DNL. 2.动态测试 送入sin正弦波经过ADC生成数字正弦码,送入被测DAC中,得到数字信号,再经过ADC进行转换,得到的数字信号送入示波器进行DFT分析得到SNR,ENOB等动态信息.
文档评论(0)