EDA驱动显示电路设计.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA驱动显示电路设计,eda事件驱动,igbt驱动电路设计,mosfet驱动电路设计,mos管驱动电路设计,驱动电路设计,led驱动电路设计,电机驱动电路设计,led显示屏驱动电路,步进电机驱动电路设计

内蒙古工业大学信息工程学院 实 验 报 告 课程名称: 实验名称: 实验类型: 验证性□ 综合性□ 设计性实验室名称: 班级: 学号:姓名: 组别: 同组人: 成绩: 实验日期: 预习报告成绩: 指导教师审核(签名): 年 月 日 预习报告 一、实验目的 1. 了解实验箱中8 位七段数码管显示模块的工作原理。 2. 熟悉VHDL 硬件描述语言及设计专用数字集成电路的自顶向下的设计思想。 3. 掌握利用CPLD/FPGA 设计8 位七段数码管扫描显示驱动电路的方法。 二、实验设备 1. 计算机(配置为:P4 CPU 128M 内存); 2. MAX+plus Ⅱ开发工具软件; 3. EL 教学实验箱; 4. 万用表; 5. DS 5022M 型双踪数字示波器; 三、扫描原理 为了减少8 位显示信号的接口连接线,实验箱中的数码显示采用扫描显示工作模式。 即8 位数码管的七段译码输入(a,b,c,d,e,f,g) 是并联在一起的,而每一个数码管是通过一个 位选择sel[2..0]来选定的。sel 与数码管之间是一3-8 译码的关系,即sel 为“000” 时,选中 第一个数码管,sel 为“111” 时,选中第八个数码管。 四、设计任务 本实验要求在给定子模块程序的基础上,画出设计原理图。自行编写顶层模块程序,完 成扫描显示驱动电路的设计,实现在8 个数码管上轮流显示字符0-F 的功能。 五、设计要求 1.要求在Max+plusⅡ平台上用VHDL语言编写顶层模块程序,调试、仿真成功后,下 载至ALTER EPM7128SLC84-15 芯片,再利用外接电路实现以上设计功能。 2.扫描驱动显示电路有2 个输入端(clk,reset),14 个输出端(a,b,c,d,e,f,g) 和(y0,y1,y2,y3,y4,y5,y6,y7),全部为TTL 电平,管脚分配任意,如下图所示。 3.根据芯片特点,管脚分配时将时钟信号分配给83 脚,复位信号分配给1 脚,使能信 号分配给84 脚。 六、实验报告要求 1. 给出设计源程序、仿真结果、说明设计思路。 2. 改变输入时钟信号的频率,观察实验结果如何改变。 3.字符扫描显示亮度与扫描频率的关系,且让人眼感觉不出闪烁现象的最低扫描频率 是多少? 实验报告成绩: 指导教师审核(签名): 年 月 日 实验报告 实验结果分析: 程序代码: library ieee; use ieee.std_logic_1164.all; entity disp is port(clk,reset: in std_logic; a,b,c,d,e,f,g: out std_logic; y: out std_logic_vector(2 downto 0)); end disp; architecture beha of disp is component counter16 port(clk,clr: in std_logic; count: out std_logic_vector(3 downto 0)); end component; component decdisp port(datain: in std_logic_vector(3 downto 0); a,b,c,d,e,f,g: out std_logic); end component; component yima3 port(x: in std_logic_vector(2 downto 0); y: out std_logic_vector(2 downto 0)); end component; signal cont: std_logic_vector(3 downto 0); signal sel3: std_logic_vector(2 downto 0); begin d1:counter16 port map(clk=clk,clr=reset,count=cont); d2:decdisp port map(datain=cont,a=a,b=b,c=c,d=d,e=e,f=f,g=g); d3:yima3 port map(x=cont(2 downto 0),y=y); end beha; libra

您可能关注的文档

文档评论(0)

tianma2015 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档