微型计算机原理及应用 教学课件 张彦斌 yw_6_02.pdfVIP

微型计算机原理及应用 教学课件 张彦斌 yw_6_02.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
6.4 可编程中断控制器8259A(PIC) 1、8259A功能与特点 •中断控制寄存器: IRR 、ISR、IMR ( 图6 -17) INTA INT •按向量中断方式 CPU-DB 数据 实现中断控制 (III) (I) 总线 中断控制逻辑 中断 缓冲器 •单片可接收8级 CPU 输入 中断输入,通过 总线 RD 读/写 中断服务 优先权 中断请 IR0 级联最多可接受 寄存器 判别电 求寄存 WR 控制 路 器 64级中断输入 A0 逻辑 ISR PR IRR CS •可编程实现:外 CAS0 级联 IR7 部请求信号类型、 (II) CAS1 缓冲器/ 中断类型码、中 级联 CAS2 比较器 中断屏蔽寄存器IMR 断优先级、中断 屏蔽等方式通过 SP/EN 初始化程序 2015-6-18 1 (1)外部连接 INTA INT • 与CPU总线的连接 – 8位数据总线 CPU-DB 数据 总线 中断控制逻辑 – 读写控制线RD、WR 缓冲器 – 中断控制INT、INTA RD 读/写 IR0 – 片选CS与片内地址选 WR 控制 ISR A0 逻辑 PR IRR 择线A0 CS • 外设接口通过IR0--IR7向 CAS0 级联 IR7 CPU申请中断

您可能关注的文档

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档