2014_verilog_07_topdown设计方法.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2014_verilog_07_topdown设计方法

电子电路设计训练 数字部分(Verilog ) 第七讲、Top-Down与综合 1 Verilog设计 提纲  7.1 Top-Down的设计思想  7.2 综合  7.3 大型设计 2 Verilog设计 7.1 Top-Down  自下而上:Bottom-Up  自顶向下:Top-Down  将设计分为几个不同的层次:系统级、功能级、门级、开关级 等,按照自上而下的顺序,在不同的层次上,对系统进行设计 与仿真。  在Top-Down的设计中,由系统用户对整个系统进行方案设计和 功能划分,把系统划分为基本单元,然后再把每个基本单元划 分为下一层次的基本单元,直到可以直接用元件库中的元件来 实现为止。 3 Verilog设计 7.1 Top-Down 优点 缺点 在设计周期中开始就做好了系统分析 因采用的综合工 具不一样,得到 的最小单元不标 设计的主要仿真和调试过程是在高层次完成的,所以能够在早期发 准 现结构设计上的错误,避免设计工作的浪费,同时减少了逻辑仿真 的工作量 接口协调成本高 自上而下的设计方法方便了从系统划分和管理整个项目,使得几十 万门甚至几百万门规模的复杂数字电路的设计成为可能。并可减少 设计人员,避免不必要的重复设计,提高了设计的一次成功率。 4 Verilog设计 7.1 Top-Down  设计举例—RISC_CPU CPU 即中央处理单元的英文缩写,它是计算机的核心部件。需要包 括的功能:  能对指令进行译码并执行规定动作;  可以进行算术和逻辑运算;  能与存储器和外设交换数据;  提供整个系统所需要的控制。 CPU内部结构主要包含以下部件:  算术逻辑运算部件(ALU )  累加器  程序计数器  指令寄存器、译码器  时序和控制部件 5 Verilog设计 7.1 Top-Down  设计举例—RISC_CPU RISC 即精简指令集计算机(Reduced Instruction Set Computer )的缩写。 它是一种八十年代才出现的CPU ,与一般的CPU 相比不仅只是简化了指令系 统,而且是通过简化指令系统使计算机的结构更加简单合理,从而提高了运 算速度。从实现的途径看,RISC_CPU与一般的CPU的不同处在于:它的时 序控制信号形成部件是用硬布线逻辑实现的而不是采用微程

文档评论(0)

cangpu2515 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档