- 1、本文档共110页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 组合逻辑电路课件
CT74LS4147 编码器功能表 I9 Y0 I8 I7 I6 I5 I4 I3 I2 I1 Y1 Y2 Y3 1 1 1 1 1 1 1 1 1 1 1 1 1 输 入 (低电平有效) 输 出(8421反码) 0 ? ? ? ? ? ? ? ? 0 1 1 0 1 0 ? ? ? ? ? ? ? 0 1 1 1 1 1 0 ? ? ? ? ? ? 1 0 0 0 1 1 1 0 ? ? ? ? ? 1 0 0 1 1 1 1 1 0 ? ? ? ? 1 0 1 0 1 1 1 1 1 0 ? ? ? 1 0 1 1 1 1 1 1 1 1 0 ? ? 1 1 0 0 1 1 1 1 1 1 1 0 ? 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 0 2、10线—4线优先编码器(74LS147): 逻辑表达式 逻辑图 第四节 译码器 译码是编码的反过程,它是将代码的组合译成一个特定的输出信号。 一、二进制译码器 8个 3位 译码器 二进制代码 高低电平信号 状 态 表 例:三位二进制译码器(输出高电平有效) 输 入 C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 0 0 1 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 0 0 1 0 0 1 1 0 0 0 0 0 0 0 1 0 1 1 1 0 0 0 0 0 0 0 1 输 出 写出逻辑表达式 逻辑图 A B C 1 1 1 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 1 1 1 0 0 1 0 0 0 0 0 0 0 A2 A2 A1 A1 A0 A0 2、集成二进制译码器74LS138 为二进制译码输入端, 为译码输出端(低电平有效),S1、 、 为选通控制端。当S1=1、 时,译码器处于工作状态当S1=0、 时,译码器处于禁止状态。 A B C ABC (C、B、A) 输入:自然二进制 输出:低电平有效 真值表 3、74LS138的级联 4线-16线译码器 28. 分析题28图所示逻辑电路的逻辑功能。图中74LS138为集成3线—8线译码器。要求写出输出逻辑式、列写真值表、说明其逻辑功能。 (2004) 28. 分析题28图所示逻辑电路的逻辑功能。图中74LS138为集成3线—8线译码器。要求写出输出逻辑式、列写真值表、说明其逻辑功能。 (2005) 28. 题28图中74LS138为集成3线—8线译码器。 (1)写出逻辑函数F的与或表达式; (2)若S1端接低电平,译码器处于何种状态?F=? (2008) 题28图 28. 题28图中74LS138为集成3线—8线译码器。 (1)写出F的表达式; (2)填写F的卡诺图,并写出F的最简与或式。 (2009) 题28图 二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用D、C、B、A表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。 二、二-十进制译码器 把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。 真值表 逻辑表达式 采用完全译码方案 逻辑图 采用完全译码方案 D C B A 将与门换成与非门,则输出为反变量,即为低电平有效。 D C B A 2、集成8421 BCD码译码器74LS42 输出为反变量,即为低电平有效,并且采用完全译码方案 三、加法器的应用 8421 BCD码转换为余3码 BCD码+0011=余3码 基本原理: 若能
文档评论(0)