兰大信息_第03章 数字交换网络.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
兰大信息_第03章 数字交换网络

§ 3.1 数字交换原理 二、知识回顾 三、功能分析 三、功能分析 四、时分交换的原理 五、空分交换的原理 § 3.2 T型时分接线器 二、T接线器的控制方式 T接线器的控制方式原理图 说明 说明 三、话音存储器工作原理 话音存储器原理图 四、控制存储器工作原理 控制存储器原理图 五、串/并变换 时序图 2. 串并变换电路 串并变换时序图 3. 并串变换电路 并串变换时序图 六、多端输入的T接线器 说明 多端输入的T接线器框图 1. 复用器的实现 串并转换和复用的时序图 2. 分路器的实现 并串转换和分路的时序图 七、集中、扩散式T接线器 用户集线器(用户模块)功能图 1. 用户发端集中式T接线器 2. 用户收端发散式T接线器 § 3.3 S型空分接线器 二、S接线器的控制方式 S接线器的控制方式原理图 三、交叉矩阵和控制存储器的实现 三、交叉矩阵和控制存储器的实现 § 3.4 数字交换网络 2. 写读方式的TST型交换网络 读写式TST型三级数字交换网络示意图 写读式TST型三级数字交换网络示意图 3. TST交换网络的分析 输入/输出T接线器的控制存储器合用示意图 (2)网络的内部阻塞问题 阻塞发生示意图 B. TST时分交换网络的等效空分模拟交换网络 TST时分交换网络的等效空分交换网络 有N个时隙M条输入/输出线的三级TST时分交换网络 TST时分交换网络的等效空分交换网络 C. 阻塞概率的计算 C. 阻塞概率的计算 C. 阻塞概率的计算 D.降低阻塞概率的方法及无阻塞网络 三级CLOS无阻塞网络 二、STS型三级时分交换网络 STS型三级时分交换网络示意图 STS时分交换网络的等效空分交换网络 三、TT型二级数字交换网络 TT型二级数字交换网络的等效空分交换网络 TT型二级数字交换网络的阻塞率 四、TTT型三级级数字交换网络 TTT型二级数字交换网络的等效空分交换网络 TTT型二级数字交换网络的阻塞率 TTT型二级数字交换网络的阻塞率 TTT型二级数字交换网络的阻塞率 本章附录 TTT型三级级数字交换网络 由CM控制从1024个单元中读出128个话音数据完成时隙交换 在CM控制下,将128个入时隙中的话音交换到出线上1024个时隙中真正通话的用户时隙中去,再由分路器将话音分发到对应的用户接口上去。 当交换网络的容量增大时,只有T接线器就不能满足要求了,因为1级T接线器容量有限(最多2048单元),要扩大容量还需要S型空分接线器配合T接线器组成多级交换网络来完成。 一、S型空分接线器的基本结构 S型时分接线器又称空间接线器(Space Switch),简称S接线器,用来实现空分交换功能。 它由交叉矩阵和控制存储器(CM:Control Memory)组成。 每条出线(或入线)都有一个控制存储器,用来控制出线(或入线)在不同时隙跟入线(或出线)的连接。CM内单元数等于出线或入线上的时隙数,每单元比特数等于出线或入线编号的编码位数。 S接线器的控制方式也有两种:输出控制和输入控制 输出控制:控制某条输出线在需要的时隙与相应的输入线连接,控制存储器各单元存储的是输入线号。当不同控制存储器的相同存储单元内写入同一线号时,可实现信息同发。 输入控制:控制某条输入线在需要的时隙与相应的输出线连接,控制存储器各单元存储的是输出线号。当不同控制存储器的相同存储单元内写入同一线号时,会造成出线冲突。 例:设有3×3的交叉矩阵,每条输入线或输出线上总共有128时隙,若:a要在TS8从0号入线交换到2号出线,b要在TS12从0号入线交换到1号出线,c要在TS2从2号入线交换到1号出线,d要在TS13从2号入线交换到0号出线,传输过程见下图。 例:输出控制的8×8交叉矩阵,输入线时隙数等于256 输出控制的8×8交叉矩阵 请思考:输入控制的交叉矩阵如何实现(分配器) 由若干级T接线器或S接线器可以组成大型的数字时分交换网络,不仅实现时分交换而且实现空分交换,称为选组级。 一、TST型三级数字交换网络 TST网络两侧各为一个T接线器,中间一级是一个S接线器,S级接线器出入线数取决于两侧T接线器的数量,时隙数跟第一级T接线器出线的时隙数(或跟第三级T接线器入线的时隙数)一样多。 1. 读写方式的TST型交换网络 输入级T接线器和S接线器采用输出控制,而输出级T接线器采用输入控制,在S接线器内部需要传输8位并行码,因而是每8套S接线器并行工作。 在S接线器上的时隙是内部时隙(Internal Time Slot), 因为通话时是双向的,需要占用来去两个内部时隙,内部时隙的选择可以有两种方法: (1)奇偶法:若主叫到被叫选ITS2n,则被叫到

文档评论(0)

xiaolan118 + 关注
实名认证
文档贡献者

你好,我好,大家好!

版权声明书
用户编号:7140162041000002

1亿VIP精品文档

相关文档