《XC95144XL_10TQ100C-9750552》.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《XC95144XL_10TQ100C-9750552》.pdf

0 R XC95144XL High Performance CPLD DS056 (v1.5) August 21, 2003 0 5 Preliminary Product Specification Features Power Estimation • 5 ns pin-to-pin logic delays Power dissipation in CPLDs can vary substantially depend- • System frequency up to 178 MHz ing on the system frequency, design application and output • 144 macrocells with 3,200 usable gates loading. To help reduce power dissipation, each macrocell • Available in small footprint packages in a XC9500XL device may be configured for low-power - 100-pin TQFP (81 user I/O pins) mode (from the default high-performance mode). In addi- - 144-pin TQFP (117 user I/O pins) tion, unused product-terms and macrocells are automati- cally deactivated by the software to further conserve power. - 144-CSP (117 user I/O pins) • Optimized for high-performance 3.3V systems For a general estimate of ICC, the following equation may be - Low power operation used: - 5V tolerant I/O pins accept 5V, 3.3V, and 2.5V ICC(mA) = MCHS(0.175*PTHS + 0.345) + MCLP(0.052*PTLP signals + 0.272) + 0.04 * MCTOG(MCHS +MCLP)* f - 3.3V or 2.5V output capability where: - Advanced

文档评论(0)

wgvi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档