《TigerSHARC处理器技术及其应用 教学课件 冯小平 第1 3章 第2章》.pdfVIP

《TigerSHARC处理器技术及其应用 教学课件 冯小平 第1 3章 第2章》.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《TigerSHARC处理器技术及其应用 教学课件 冯小平 第1 3章 第2章》.pdf

第2章 TS系列DSP的内核结构 第2章 TS系列DSP的内核结构 2.1 TS系列DSP 的内核结构概述 2.2 TS处理器的运算模块 2.3 TS处理器的整型算术逻辑单元 2.4 TS101S 的程序控制器 2.5 TS20XS 的程序控制器 第2章 TS系列DSP的内核结构   2.1 TS系列DSP 的内核结构概述 2.1.1 TS101S 的内核结构概述   ADSP—TS101 的内核结构框图如图2.1-1所示。它主要 由双运算模块、双IALU 、程序控制器及其内总线等组成。 温 馨 提 示 本文档为 PDF 格式课件,不能运用教学演示, 需要 PPT 格式的课件 ,请 访问 尚辅网 : 更多课件等您拿。 快速获得课件方法:在淘宝店铺查找输入: 教 学配套课件中心 ;或是直接输入地址 : 惊喜超出您的想象! 直接联系获取课件QQ: 349134187 旺旺:源汇雅馨 扫一扫绝对免费获得课件:订阅尚辅网微信公众 号 一扫课件到手!!!!!! 第2章 TS系列DSP的内核结构 图2.1-1 ADSP—TS101 的内核结构框图 第2章 TS系列DSP的内核结构   其内核具有如下特点:   (1) 双运算模块:即X和Y运算模块,各包含一套乘法器、 ALU 、移位器和一套32字寄存器组。   (2) 双整型ALU :J和K整型ALU ,各拥有一套32位ALU 和32字寄存器组。   (3) 程序控制器:用于控制指令流,它包含一个指令对 齐缓冲(IAB)和一个分支目标缓冲(BTB) 。   (4) 内部有三套128位宽的总线,为内部存储器块之间提 供每周期48字节的高带宽连接,同时实现与外部存储器、存 储器映射I/O、主机处理器以及其他TigerSHARC 的接口。 第2章 TS系列DSP的内核结构 2.1.2 TS20XS 的内核结构概述   ADSP—TS20X TigerSHARC系列 DSP 是TS101S 的升级 产品。TS20X系列有3款   芯片,包括ADSP—TS201S 、ADSP—TS202S和 ADSP—TS203S 。在内核结构方面,   ADSP—TS202S和ADSP—TS203S 比ADSP—TS201S减 少了CLU模块,其他方面基本相同。因此本节主要介绍 TS201S 的内核结构。   TS201S与TS101S在内核结构方面基本相同,主要的变 化和改进包括以下几个方面: 第2章 TS系列DSP的内核结构   (1)  TS201S的内核时钟频率更高,达到600 MHz,指令 周期为1.67 ns;而TS101S 的最高内核时钟频率是300 MHz, 相应的指令周期为3.33 ns 。   (2)  TS201S的内部存储器容量为24 Mb ,存储器类型为 EDRAM(嵌入式DRAM) ;而TS101S 的内部存储器容量为6 Mb ,存储器类型为SRAM。TS201S 的内部存储器被划分为6 个存储块,每个块4 Mb ;TS101S 的内部存储器被划分为3个 存储块,每个块2 Mb 。存储器类型的差异导致两者在访问 内部存储器时有一定的差异,特别是在需要精确计算访问时 间时,TS201S 的存储器访问时间计算更复杂一些。 第2章 TS系列DSP的内核结构   (3)  TS201S 内部有4套相互独立的128位宽的数据总线, 每条总线分别连接6个4 Mb 内部存储器块(Bank) 中的一个, 提供4字的数据、指令及I/O访问和33.6 GB/s 的内部存储器带 宽。而TS101S 的内部只有3套128位宽度的总线。   (4)  TS201S 内核中改进和增强了通信逻辑处理单元 (CLU)的功能,支持Viterbi和Turbo解码

文档评论(0)

ghfa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档