基于FPGA的等精度频率计的毕业设计论文.docVIP

  • 14
  • 0
  • 约2.67万字
  • 约 41页
  • 2016-09-18 发布于河南
  • 举报

基于FPGA的等精度频率计的毕业设计论文.doc

毕业论文,毕设论文,毕业设计,毕业设计说明书,外文翻译,毕业论文,毕设论文,毕业设计,毕业设计说明书,外文翻译

摘要 伴随着集成电路(IC)技术的发展电子设计自动化(EDA)逐渐成为重要的设计手段,已经广泛应用于模拟与数字电路系统等许多领域。电子设计自动化是一种实现电系统或电子产品自动化设计的技术,它与电子技术、微电子技术的发展密切相关,它吸收了计算机科学领域的大多数最新研究成果,以高性能的计算机作为工作平台,促进了工程发展。数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的、优缺点,VHDL语言的历史及其优点然后介绍了频率测量的一般原理FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ,利用QUARTUS Ⅱ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试, 关键词:电子设计自动化VHDL语言频率测量数字频率计 Abstract The Electronic Design Automation (EDA) technology has become an important design method of analog and digital circuit system as the integrated circuits growing. The EDA technology, which is

文档评论(0)

1亿VIP精品文档

相关文档