Protel原理图PCB到Cadence数据转换.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Protel 原理图 PCB 到Cadence 的数据转换 Date : 2008/ 04 / 25 Author : 周曙光 Version : v16.x Keywords: 数据转换 AD6(Altium Designer 6) Note: 任何两个 EDA 工具之间的数据转换都不是百分百的正确,都需要做一定修改。 随着 PCB 设计的复杂程度和高速 PCB 设计需求的不断增加,越来越多的 PCB 设计者、 设计团队选择 Cadence 的设计平台和工具。但是,由于没有 AD6 数据到 Cadence 数据直接 转换工具,长期以来如何将现有的基于 AD6 平台的设计数据转化到 Cadence 平台上来一直 是处于平台转化期的设计者所面临的难题。 下面结合 Cadence 和 Altium 的PCB 设计工具,提供一条比较合理的转换途径。 1、环境:转换中使用到的工具 a) Altium Designer 6 b) Cadence Capture CIS c) Cadence Orcad Layout d) Cadence PCB Editor e) Cadence PCB Router(CCT) 2 、Altium - AD6 原理图到 Cadence - Capture CIS 在 Altium Designer 6 原理图的转化上我们可以利用 Altium Designer 6 的 Save Preject As 来实 现。通过这一功能我们可以直接将 AD6 的原理图转化到Capture CIS 中。 然后直接保存为*.dsn 文件。 注意事项: 这里,我们仅提出几点通过实践总结出来的注意事项。 a)封装信息 AD6 在输出 Capture DSN 文件的时候,没有输出封装信息,在 Capture 中我们会看到所 以元件的PCB Footprint 属性都是空的。这就需要我们手工为元件添加封装信息,这也是整 个转化过程中最耗时的工作。在添加封装信息时要注意保持与 AD6 PCB 设计中的封装一致 性,以及 Cadence 在封装命名上的限制。 例如一个电阻,在 AD6 中的封装为 AXIAL0.4 ,在后面介绍的封装库的转化中,将被 修改为 AXIAL04 ,这是由于 Cadence 不允许封装名中出现“.”;再比如DB9 接插件的封装 在 AD6 中为DB9RA/F ,将会被改为DB9RAF 。因此我们在Capture 中给元件添加封装信息 时,要考虑到这些命名的改变。当然,如果自己有一些标准的 Cadence 的 PCB 封装库,也 可以直接输入对应的封装库名称。只是需要注意的就是在后面要导入器件的位置信息的时 候,需要把 AD6 中的 PCB 封装名称修改为 Cadence 的 PCB 封装名称。当然两个软件中封 装库的原点应该是一致的,否则后面导入 PCB Editor 时候,器件不在原来的位置。 b)原始设计要规范 AD6 的原理图应该要规范,保证导出之后的错误尽可能的少,譬如,网络的连线最好 不要直接连接到 pin 管脚,应该来出来一段线之后再去连接其他管脚。还有电源地符号,最 好在 AD6 中引出一段线再接。 c)管脚信息 一些器件的隐藏管脚或管脚号在转化过程中会丢失,需要在 Capture 中使用库编辑的方 法添加上来。通常易丢失管脚号的器件时电阻电容等离散器件。 d)层次化设计中的问题 在层次化设计中,模块之间连接的总线需要在 Capture 中命名。即使在 AD6 中已经在 父设计中对这样的总线命名了,还是要在 Capture 中重新来过,以确保连接。 e)一个封装对应几个部分的器件 对于一个封装中有多个部分的器件,要注意修改其位号。例如一个 74ls00,在 AD6 中 使用其中的两个门,位号为 U8A ,U8B 。这样的信息在转化中会丢失,需要重新添加。基 本上注意到上述几点,借助 AD6 ,我们就可以将 AD6 的原理图转化到 Capture 中。进一步 推广,这也为现有的 AD6 原理图符号库转化到 Capture 提供了一个途径。 导入 Capture CIS 之后的效果: 总之,我们在转换完成之后还需要检查一下,尽可能满足 CIS 的原理图设计要求。 3、Altium - AD6 的PCB 封装库到 Cadence – PCB Editor 的转换 长期使用 Prot

文档评论(0)

feiyang66 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档