-集成电路应用实验报告--基于CD4046锁相环频率合成器设计.docVIP

  • 79
  • 0
  • 约2.67千字
  • 约 12页
  • 2016-09-29 发布于天津
  • 举报

-集成电路应用实验报告--基于CD4046锁相环频率合成器设计.doc

2 集成电路应用实验报告 基于CD4046锁相环频率合成器设计 学院: 班级: 组员: 指导老师: 时间: 基于CD4046锁相环设计频率合成器 内容摘要: 频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器表等电子系统中有广泛的应用, 频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。并且输出频率的准确度不逊色与前两种,因此采用锁相频率合成。 关键词: 频率合成器 CD4046 设计和制作任务 1、确定电路形式,画出电路图。 2、计算电路元件参数并选取元件。 3、制作PCB板并焊接电路。 4、调试并测量电路性能。 5、写出课程设计报告书。 二、任务要求 1.频率步进 100Hz 2.锁定范围 100KHz≤f≤500KHz 3.频率稳定度 ≤0.1kHz。 确定电路设计方案 原理框图如上,锁相环路对稳定度的参考振动器锁定,环内串接可编程的分频器,通过改变分频器的分配比N,从而就得到N倍参考频率的稳定输出。晶体振荡器输出的信号频率,经固定分频后(M分频)得到基准

文档评论(0)

1亿VIP精品文档

相关文档