新电子技术 教学课件 杨敏 第三部分.pptVIP

新电子技术 教学课件 杨敏 第三部分.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三节 计 数 器 表格 表格 第三节 计 数 器 表格 第三节 计 数 器 表格 一、异步二进制计数器 1.异步二进制加法计数器 (1)电路组成 二进制的两个数码0和1,可以用触发器的两个稳态来表示。 第三节 计 数 器 图4-47 三位异步二进制加法计数器 (2)工作原理 计数器工作前应先清零。 第三节 计 数 器 表4-32 三位异步二进制加法计数器的状态表 第三节 计 数 器 图4-48 三位异步二进制加法计数器的工作波形 2.异步二进制减法计数器 第三节 计 数 器 (1)电路组成 将图4-47所示的低位触发器的Q端接至高位触发器的CP端,改接为低位的端与高位的CP端相连,就得到了三位异步二进制减法计数器,如图4-49所示。 图4-49 三位异步二进制减法计数器 第三节 计 数 器 (2)工作原理 计数之前先清零。 表4-33 三位二进制减法计数器的状态表 第三节 计 数 器 图4-50 三位异步二进制减法计数器的工作波形 二、同步计数器 第三节 计 数 器 图4-51 三位同步二进制加法计数器 1.计数译码显示系统的组成 第三节 计 数 器 图4-52 LED数码显示管的内部 电路结构和管脚排列 第三节 计 数 器 2.LED数码管的简介 1) LED数码显示管以其体积小、重量轻、成本低、电流小、电压低、亮度高、寿命长、能以CMOS、TTL电路兼容等良好性能和特点而被广泛选作数字仪表、数控装置、计算机等数字设备和数字系统的数显器件。 2) LED数码显示器有共阴极和共阳极两大类,使用时要求配用相应的译码/驱动器。 3) LED数码管的内部电路结构和管脚排列如图4-52所示。 第三节 计 数 器 4)使用LED数码显示管时,工作电流一般为10mA/段,既保证亮度适中,又不会损坏器件,故使用中必须在数码管每段各接一个适当电阻。 3.译码驱动器简介 1) 74LS48简介。 2) 引出端符号说明。 图4-53 LED数码管的内部电路结构和管脚排列 a)内部电路结构 b)管脚排列 第三节 计 数 器 图4-54 译码驱动器74LS48的接线 第三节 计 数 器 图4-55 74LS48逻辑符号和管脚排列 a)逻辑符号 b)管脚排列 第三节 计 数 器 表4-34 74LS48的功能表 1.触发器是构成时序逻辑电路的基本单元电路,它有两个稳定状态。 第三节 计 数 器 2.根据逻辑功能不同,触发器可分为RS触发器、JK触发器、D触发器和T触发器等。 1)基本RS触发器具有置0、置1和保持原状态不变的逻辑功能。 2)同步RS触发器在CP的控制下,根据输入信号R、S的不同,具有置0、置1和保持原状态不变的逻辑功能。 3)JK触发器在CP下降沿的控制下,根据输入信号J、K的不同,具有置0、置1、保持和翻转的逻辑功能。 4)D触发器在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能。 第三节 计 数 器 5)T触发器具有保持和计数(翻转)两种功能,受T端输入信号控制,T=0,不计数;T=1 ,计数。 3. 计数器是用于累计并寄存输入脉冲个数的一种典型时序逻辑电路,由具有记忆功能的触发器作基本计数单元。 4. 按计数器中各触发器翻转的次序,可分为同步计数器和异步计数器。 5.寄存器由若干个具有存储功能的触发器构成,分为数码寄存器和移位寄存器两种。 6.在计算机运算系统中,需要用到双向移位寄存器。 第三节 计 数 器 1. 根据图4-56所示波形,画出基本RS触发器的输出端Q的波形。 图4-56 习题1图 2.有一个同步RS触发器,若其初始状态为0,试根据图4-57所示CP、R、S端的波形,画出输出端Q的波形。 第三节 计 数 器 图4-57 习题2图 3. 有一个同步RS触发器的CP、R、S端的波形如图4-58所示,试画出输出端Q的波形。 第三节 计 数 器 图4-58 习题3图 4. 某JK触发器的初始状态为0,CP的下降沿触发,试根据图4-59所示CP、J、K波形,画出触发器Q端的波形。 第三节 计 数 器 图4-59 习题4图 5. 某JK触发器的初始状态为1,CP的上升沿触发,试根据图4-60所示CP、J、K波形,画出触发器Q端的波形。 第三节 计 数 器 图4-60 习题5图 6. 已知CP上升沿触发的D触发器的CP、D信号的波形如图4-61所示,设触发器的初始状态为0,试画出输出Q端的波形。 第三节 计 数 器 图4-61 习题6 图 7. 已知T触发器的CP、T信号的波形如图4-62所示,设触发器的初始状态为0,试画出: (1)CP上升沿触发的T触发器输出端Q1的波形。 (2)CP下降沿触发的T触发器输出端Q2的波形。 第三节 计 数 器 图4-62 习题7图 8. 画出图4-63中各触发器在时钟信号CP

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档