- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
题 目 基于verilog hdl的异步FIFO设计
学生姓名 薛博阳 学号 1113014175
所在学院 物理与电信工程学院
专业班级 电子1105
指导教师 吴燕 __ ____ __
完成地点 博远楼实验室
年 月 日
基于Verilog HDL的异步FIFO设计与实现
摘 要
在现代IC设计中,特别是在模块与外围芯片的通信设计中,多时钟域的情况不可避免。当数据从一个时钟域传递到另一个域,并且目标时钟域与源时钟域不相关时,这些域中的动作是不相关的,从而消除了同步操作的可能性,并使系统重复地进入亚稳定状态,造成系统时钟时序上的紊乱。为了有效的解决这个问题,我们采用一种异步FIFO(先进先 出)存储器来实现。本文提出一种新颖的异步FIFO设计方案,它通过先比较读写地址并结合象限检测法产生异步的空/满标志,再把异步的空/满标志同步到相应的时钟域。通过仿真验证,该方法是稳定有效的。
关键词:异步;FIFO;亚稳态;格雷码;结绳法
Design and accomplish asynchronous FIFO based on Verilog HDL
Abstract
In modern IC design, particularly in the communications module and peripheral chip design, multiple clock domains of the inevitable. When data passes from one clock domain to another domain, and the target clock domains are not associated with the source clock domain, these domains are not related movements, thus eliminating the possibility of simultaneous operation and allows the system to enter the sub-repeat steady-state, causing disorder on the system clock timing. In order to effectively solve this problem, we use a asynchronous FIFO (FIFO) memory to achieve. This paper proposes a novel asynchronous FIFO design, which compared reading and writing through the first address and generate an asynchronous combination of quadrant detection empty / full flag, then asynchronous empty / full flag synchronized to the corresponding clock domain. The simulation results that the method is stable and effective.
Key Words: asynchronous; FIFO; metastable state; Gray code; tie knots France
目 录
1 引言 1
1.1 FIFO研究意义 1
1.2 生产需求状况 1
1.3 存储器外发展状况 2
1.4 FIFO设计技术简介 4
1.4.1 基于信元的FIFO设计方法 4
1.4.2 基于SRAM/DRAM的大容量FIFO的设计与实
您可能关注的文档
- 基于avr的水温控制系统毕业(设计)论文.doc
- 基于c#40的企业hr管理系统设计与实现毕业论文.doc
- 基于can总线的温度检测系统毕业论文设计论文.doc
- 基于cc2540的蓝牙40模块与pc机通信设计毕业论文.doc
- 基于cip系列模式的物质输运模型的构建毕业(设计)论文.doc
- 基于cmf架构的网站设计毕业论文设计论文.doc
- 基于cpld的midi音乐播放器设计毕业论文设计论文.doc
- 基于cs模式的小型局域网考试系统java毕业论文设计论文.doc
- 基于ds18b20的温度场可视化测绘系统毕业(设计)论文.doc
- 基于erp二次开发平台的落地结算流程的研究与实现毕业(设计)论文.doc
最近下载
- 高边坡专项施工方案(专家论证版).pdf VIP
- 《工程化学基础》教案-第3章-2011.ppt VIP
- 抗日英雄王二小.pptx VIP
- 第5课 用发展的观点看问题-【中职专用】2024年中职思想政治《哲学与人生》金牌课件(高教版2023·基础模块).pptx VIP
- 老友记台词剧本第一季第1集中英双语左右对照.pdf VIP
- 形势与政策社会实践报告模板.docx VIP
- 全套SPC表格(很全面) CPK.xls VIP
- T_CI 540-2024 红枣蒸馏酒生产技术规程.pdf
- 施工组织设计方案(高速公路通信迁改).docx VIP
- Part3-4 Unit6 Craftsmanship课件高一英语(高教版基础模块2).pptx
文档评论(0)