- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附录 实验指导
第一部分 实验系统介绍
本系统主要由CPLD主芯片(或适配器)和外围的输入输出外设构成,CPLD主芯片的所有用户可用I/O口均没有固定接入,而仅以插孔的形式存在,因此用户在设计时,可根据需要定义管脚。
EPM7128S适配器说明
环绕适配器的圆插空是将芯片所有的可用插孔直接引出,插空旁的数字/标号就是芯片上被外连的管脚号(即pin number)。用户可根据适配划分后的结果,直接用连线将对应管脚号的插孔同所选外设的接口插孔相连。以下是管脚说明。
引出接线
端口标号 位置 对应EPM7128S的
引脚号(pin number)
电特性 备注 Pin12~31 适配器左侧 Pin12~31 15个I/O 可编程输入/输出 Pin33~52 适配器下侧 Pin33~52 16个I/O 可编程输入/输出 Pin54~74 适配器右侧 Pin54~74 16个I/O 可编程输入/输出 Pin12~31
4~11 适配器上侧 Pin12~31
4~11 13个I/O 可编程输入/输出 CLK1 适配器左上方 83 CLK1 全局时钟输入 CLK2 适配器左上方 2 CLK2 全局时钟输入 CLRn 适配器左上方 1 RESET 全局清零输入 OE1n 适配器左上方 84 OE 全局使能输入
时钟源
六路单独时钟,按频率范围高低排列为:CLK0CLK1CLK2=CLK4CLK3=CLK5,其中CLK0、CLK1直接对4M晶振进行分频,CLK2、CLK3、CLK4、CLK5经过两级分频,第一级为JPCK跳线排;第二级在相应的同标号的跳线排上。
输出信号名称 调节对象 频率可调范围 JPCK
0
1
2
3
4
5 跳线排
JPCK
f=4M
f=4M/24
f=4M/25
f=4M/26
f=4M/27
f=4M/28 CLK
0
1
2
3
4
5 跳线排
CLK0
CLK1
CLK2
CLK3
CLK4
CLK5
f=4M~4M/28
f=4M/28~4M/214
f=JPCK~JPCK/28
f=JPCK~JPCK/28
f=JPCK/28~JPCK/214
f=JPCK/28~JPCK/214
普通输入输出器件接口
主要为开关、LED灯。
按键开关:不按为“1”,按下为“0”。
拨码开关:拨上为“1”,拨下为“0”。
LED灯:输入高电平亮、输入低电平灭。
扫描类接口外设
8位七段数码管
共阴极数码管,字形输入为a、b、c、d、e、f、g、Dp。对应标准数码管的七个段位和一个小数点,高电平有效。[SEL2,SEL1,SEL0]译码后确定哪一位数码管被点亮;若同时显示,只需要产生[SEL2,SEL1,SEL0]信号的时钟足够快(>100Hz)。其操作类似于向8*8bit存储器中写数据。
16*16LED点阵
(1)[L0~L15]对应点阵的行输入、高电平有效。
(2)[SEL3,SEL2,SEL1,SEL0]译码后为点阵列选通,决定哪一列被点亮。若同时显示,只要产生循环地址信号的时钟足够快。其操作类似于向16*16bit存储器中写数据。
EEPROM(2864)
D0~D7:EEPROM数据端
A0~A12: 地址输入端
/WE: 写使能,“0”有效
/OE: 读使能,“0”有效
/CE: 片选
第二部分 实验安排
实验一 MAX+PLUSⅡ软件的使用
实验目的:
学习VHDL语言的基本指令及编程方法。
熟悉在PC机上运用MAX+PLUSⅡ软件和EPLD进行电路设计的设计和仿真过程。
实验设备:PC机
实验原理
软件操作方法见第五章。
组合逻辑电路的设计。
原理图输入法。写出2-4译码器的真值表,根据真值表,从Prim库中调出元件做出电路原理图。
VHDL输入法。程序应包括库说明语句、实体说明、构造体说明,可用IF语句(还可选用其它语句)语句实现2-4译码器。
时序逻辑电路的设计。
原理图输入法。参照数字逻辑电路中学到的知识,时序逻辑电路的设计分为以下几步:画出状态转换图;状态分配和化简;列出状态方程和输出方程;选择触发器(例:选择D触发器,Prim库中的DFF),做电路原理图。之后按照第五章的步骤进行编译和仿真。
VHDL输入法。画出状态转换图,用VHDL语言描述该状态机,之后按照第五章的步骤进行编译和仿真。
实验内容:
设计一个2-4译码器,并验证其功能。
用原理图输入法设计,并仿真设计结果。
用VHDL语言进行设计,并仿真设计结果。
设计一个串行数据检测器,并验证设计结果。要求:连续输入三个或三个以上的1时,输出为1,在其它输入情况下,输出为0。
用原理图输入法设计,并仿真设计结果。
用VHDL语言进行设计,并仿真设计结果。
实验报告要求:
画出设计原理图及仿真结果。
写出VH
您可能关注的文档
- 《计算机网络基础》第5章网络互联和系统调试.ppt
- 【导和练】2015版高考生物考点分类汇编:专题11生物变异(近3年真题+模拟).doc
- 3§3.1蔬菜中有机磷和氨基甲酸酯类农药残留量快速检测.ppt
- 4参数式传感器及其应用.ppt
- 4高速公路、山区道路、桥梁、隧道、夜间、恶劣气象和复杂道路条件下安全驾驶知识.ppt
- 6交流电机绕组及其感应电动势.ppt
- 6月==急性胰腺炎_护理.ppt
- 09.生殖系统及其乳腺疾病.ppt
- 35MW主轴密封改造(_毕业论文).doc
- 410t燃贫煤煤粉锅炉_毕业设计说明书.doc
- 陕西金融资产管理股份有限公司招聘笔试题库精选答案详解.docx
- 陕西高速延长石油有限公司招聘笔试题库及答案详解(名校卷).docx
- 2022年江苏银宝控股集团有限公司校园招聘考试试题及答案详解(全国通用).docx
- 2023年山东济南市章丘区殡仪馆工作人员招聘10人笔试模拟试题及答案详解(典优).docx
- 2023年国企招聘衢州市慧城产业发展集团有限公司招聘考试真题附答案详解(研优卷).docx
- 陕西延长石油(集团)炼化公司招聘笔试题库附答案详解(培优b卷).docx
- 2022年无锡市江阴文化商业旅游产业集团有限公司招聘笔试真题附答案详解(夺分金卷).docx
- XXX镇XXXX年学习教育自查评估报告.docx
- 2025年上海市安全员C3证(专职安全员-综合类)考试题库.docx
- 建设项目监理公司绩效考核细则.docx
最近下载
- 四上语文 句式转换每日一练小纸条.pdf VIP
- 餐饮业经营与管理(第2版)中职PPT完整全套教学课件.pptx
- 胸腔积液课件.pptx VIP
- 纪检监察业务知识课件.pptx VIP
- 2024人教版一年级数学上册全册教学课件.ppt
- 电化学储能电站施工及验收规范-(更新正文章节,文字蓝色) -2023-0131.doc VIP
- 第1课 生活处处有算法(教案)五年级上册信息科技人教版义务教育.pdf VIP
- 2025云南文山交通运输集团公司招聘(17人)笔试备考试题及答案解析.docx VIP
- 名字八十一灵数的重要性.doc VIP
- PPT课件-煤矿安全规程2025版新旧对照培训.pptx VIP
文档评论(0)