本科毕业论文(设计)
题 目: 基于FPGA的多功能计数器的设计
学 院: 自动化工程学院
专 业: 电子信息科学与技术
姓 名: #############
指导教师: ############
2010年 6 月 8 日 基于FPGA的多功能计数器的设计
The Design of Multi-function Counter Based on FPGA
摘 要
本文介绍了一种以大规模可编程逻辑芯片为设计载体,由顶层到底层设计的多功能数字频率计。该频率计采用单片机与频率测量技术相结合,大大提高了测量的精度。本文主要包括该频率计的设计基础和实现方法两部分内容, 描述了它的设计平台、工作原理和软硬件实现。在硬件上,利用Altera公司的FPGA器件为主控器;在软件上,采用VHDL硬件描述语言编程,极大地减少了硬件资源的占用。该数字频率计具有频率测量、周期测量、脉宽测量和占空比测量等多种功能。仿真与分析结果表明,该数字频率计性能优异,软件设计语言灵活,硬件
原创力文档

文档评论(0)