soc低功耗物设计中电源网络分析与研究.pdfVIP

soc低功耗物设计中电源网络分析与研究.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
soc低功耗物设计中电源网络分析与研究

硕士论文 SOC低功耗物理设计中电源网络分析 摘 要 On 随着半导体工艺水平越来越先进,集成电路的发展进入到片内系统(SystemChip, SOC)的时代。芯片的规模越来越大,能达到上千万门,而如此大规模的晶体管带来的 功耗问题急需解决。数字集成电路物理设计是集成电路设计中的重要组成部分。物理设 计中电源网络的规划,其性能的优劣直接影响到数字集成电路片内系统能否正常工作, 因此,对其进行研究具有重要的意义。本文将对SOC物理设计的电源网络情况进行详 细的研究。 本文首先介绍了集成电路设计中功耗的组成理论。影响静态功耗以及动态功耗的因 素,从器件结构上考虑降低静态功耗的方法以及动态功耗中的开关功耗和瞬间的短路功 耗的计算方法,总结低功耗设计优化的方向。然后基于对SOC功耗工作原理的研究, 变频等手段来进行低功耗的设计规划。根据规划的结果,在物理设计的阶段,运用EPS 设计电源网格视图,对不同的电源网络线进行静态电压降的分析,在静态压降满足小于 3%的条件下进行动态电压降的分析并进行改进。最终确保设计的芯片满足电源功耗分 布的要求。 关键词:数字集成电路物理设计,片上系统,低功耗,电源网络, Abstract of of moreandmore integrated Withtheleveltechnology advanced,thedevelopment On reachesbillions circuitsintothe increasing,thechip goes SOC(SystemChip)area.scale tobeaddressedsucha transistors consumption of need large—scale bringpower gates.It’S an roleinthe circuit takes integrateddesign.Power issues.Paysicaldesign important will in directly isan performance procedurephysicaldesign,whose network,whichimportant circuit workornot。The of networkhas affect integratedchipsystem studypower digital the oftheSOC this studypowerconsumptionphysical significance.Inpaper,we importa

文档评论(0)

chengben002424 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档