电工电子技术--基本教程 作者 殷瑞祥 罗昭智 第7章.pptVIP

电工电子技术--基本教程 作者 殷瑞祥 罗昭智 第7章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第七章 翻转 Qn 1 1 ? 1 1 送1 1 0 1 ? 1 1 送0 0 1 0 ? 1 1 保持 Qn 0 0 ? 1 1 保持 Qn ? ? 0 1 1 不允许 不定 ? ? ? 0 0 置1 1 ? ? ? 0 1 置0 0 ? ? ? 1 0 说明 Qn+1 K J CP 下降沿触发的JK触发器的状态表 J1 K1 CP J2 K2 多输入端的JK触发器 多个J是与逻辑关系,多个K也是与逻辑关系,即 例 图示是一下降沿触发的主从JK触发器的输入电压波形,试画出输出Q和Q的电压波形。设触发器的初态为0 。 Q CP J K 1 2 3 4 例 图示电路,已知CP的电压波形,试画出Q端的输出波形。设Q的初态为0。 CP 1 2 3 4 J K “1” CP Q 7.4.3 D触发器 D CP 下降沿触发 D CP 上升沿触发 (1) 和 分别是直接置位端和直接复位端,低电平有效。 (2)D是触发器的信号输入端。 (3)CP端是时钟脉冲输入端。 上升沿触发的D触发器的状态表 送1 1 1 ? 1 1 送0 0 0 ? 1 1 保持 Qn ? 0 1 1 不允许 ? ? ? 0 0 置1 1 ? ? 0 1 置0 0 ? ? 1 0 说明 Qn+1 D CP D触发器的特性方程为 例 图示电路中,两触发器的初始状态均为0,已知CP和A的波形,试画出Q1和Q2的波形。 CP 1 2 3 4 A Q1 Q2 解 D触发器是上升沿有效,而JK触发器是下降沿有效。 J CP K 1 D C 7.4.4 触发器逻辑功能的转换 JK触发器转换成D触发器 D CP K C 1 J 将D触发器转换为JK触发器 J K T CP JK触发器组成的T触发器 T触发器就是当输入T=1时,CP到来后,触发器翻转;而当T=0时,触发器的状态维持不变。 T’触发器 T’触发器的功能是每来一次CP脉冲,触发器的状态就翻转一次,故也叫做翻转触发器,由于可用做计数器,也称为计数触发器 J K 1 CP JK触发器转换成T’触发器 D CP D触发器转换成T’触发器 7.5.1 时序逻辑电路的分析 7.5 时序逻辑电路 同步时序电路:各触发器的时钟脉冲相同,故各触发器的翻转都与这个时钟脉冲同步。 异步时序电路:没有统一的时钟,有些触发器的时钟脉冲是某触发器的输出,所以异步时序电路的速度较低。 时序逻辑电路 时序逻辑电路的一般分析步骤: (1)根据各触发器驱动端的连接,写出驱动方程,必要时写出时钟信号CP的逻辑表达式; (2)根据所用触发器的特性方程,求出各触发器输出端的状态方程,也称为次态方程; (3)由状态方程确定各触发器状态的变化情况,这可以通过列出时序电路的状态表,画出状态图或时序图来实现; (4)说明时序电路的逻辑功能。 例 分析图示时序逻辑电路的功能。 解 3个触发器共用一个CP,是同步时序逻辑电路。 (1)写出驱动方程 (2)根据所用触发器的特性方程,求出各触发器输出端的状态方程 (3)由状态方程确定各触发器状态的变化情况 ①状态转换表 由电路的初始状态开始,每来一个时钟脉冲,由状态方程计算出次态,将其列成表格 。 0 1 0 1 1 0 1 0 0 0 1 2 0 1 1 1 1 1 1 0 0 0 1 2 0 1 1 1 1 1 0 0 1 0 0 4 0 0 1 3 0 1 0 2 1 0 0 1 0 0 0 0 Q0 Q1 Q2 电路状态 时钟脉冲 的顺序 0 1 1 1 1 1 0 0 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 1 0 1 1 1 1 0 0 0 1 0 1 0 0 1 0 1 0 0 1 0 0 0 0 0 次态 初态 101 011 Q2Q1Q0 111 000 001 010 110 100 ②状态转换图法 CP 1 2 3 4 5 6 Q0 Q1 Q2 ③时序图 设初态为 (4)说明时序电路的逻辑功能 电路进行循环后,同一个时间只有一个触发器的输出为1,其脉冲宽度为一个CP周期。这种电路称为脉冲分配器或称为节拍脉冲发生器。 J0 K0 Q0 J1 K1 Q1 J2 K2 Q2 CP F0 F1 F2 例 分析图示时序逻辑电路的逻辑功能。 解 电路是一个异步时序逻辑电路。触发器F0和F2的时钟脉冲为CP,而F1的时钟脉冲为F0的输出Q0。 写出驱动方程 将驱动方程代入触发器的特性方程得状态方程 (CP下降沿触发) (Q0下降沿触发) (CP下降沿触发) 画出状态图 CP 1 2 3 4 5 6 Q0 Q1 Q2 电路的时序图 电路是一个异步五进制加法计数器 7.5.2 计数器 计数器的基本功能是累计输

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档