- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
9.3 属性描述与定义语句 5. 用户定义属性 ATTRIBUTE 属性名 : 数据类型; ATTRIBUTE 属性名 OF 对象名 : 对象类型IS 值; LIBRARY synplify; USE synplicity.attributes.all; 【例9-31】 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY cntbuf IS PORT( Dir: IN STD_LOGIC; Clk,Clr,OE: IN STD_LOGIC; A,B: INOUT STD_LOGIC_VECTOR (0 to 1); Q: INOUT STD_LOGIC_VECTOR (3 downto 0) ); ATTRIBUTE PINNUM : STRING; ATTRIBUTE PINNUM OF Clk: signal is 1; ATTRIBUTE PINNUM OF Clr: signal is 2; ATTRIBUTE PINNUM OF Dir: signal is 3; ATTRIBUTE PINNUM OF OE: signal is 11; ATTRIBUTE PINNUM OF Q: signal is 17,16,15,14; END cntbuf; 习 题 9-1 进程有哪几种主要类型?不完全组合进程是由什么原因引起的?有什么特点?如何避免? 9-2 给触发器复位的方法有哪两种?如果时钟进程中用了敏感信号表,哪种复位方法要求把复位信号放在敏感信号表中? 9-3 用WITH_SELECT_WHEN语句描述4个16位至1个16位输出的4选1多路选择器。 9-4 为什么说一条并行赋值语句可以等效为一个进程?如果是这样的话,该语句怎样实现敏感信号的检测? 9-5 下述VHDL代码的综合结果会有几个触发器或锁存器? 习 题 程序1: architecture rtl of ex is signal a, b: std?logic?vector(3 downto 0); begin process(clk) begin if clk = 1 and clkevent then if q(3) /= 1 then q = a + b; end if; end if; end process; end rtl; 习 题 程序2: architecture rtl of ex is signal a, b: std?logic?vector(3 downto 0); begin process(clk) variable int: std?logic?vector(3 downto 0); begin if clk =1 and clkevent then if int(3) /= 1 then int := a + b ; q = int; end if; end if; end process; end rtl; 习 题 程序3: architecture rtl of ex is signal a, b,c, d, e: std?logic?vector(3 downto 0); begin process(c, d, e, en) begin if en =1 then a = c ; b = d; else a = e; end if; end process; end rtl; 习 题 9-6 比较CASE语句与WITH_SELECT语句,叙述它们的异同点。 9-7 将以下程序段转换为WHEN_ELSE语句: PROCESS (a,b,c,d) BEGIN IF a= 0 AND b=1 THEN next1 = 1101 ; ELSIF a=0 THEN n
您可能关注的文档
- CorelDRAW X3 平面设计案例教程 作者 刘本军 课件 第8章图形打印和发布.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目4 CorelDRAW图形编辑与组织.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目5 CorelDRAW交互特效与文本工具.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目6 coreldraw印刷知识.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目10 平面广告设计.ppt
- CorelDraw X4平面设计教程 作者 邹利华 项目11 CD装帧设计.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第1章 初步接触CorelDRAW X3 第1章 初步接触CorelDRAW X3.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第2章 文件操作 第2章 文件操作.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第4章 绘制图形 第4章 绘制图形.ppt
- CorelDRAW 设计与实训 作者 于晓平 刘晓玲 主编第5章 编辑轮廓与填充颜色 第5章 编辑轮廓与填充颜色.ppt
- EDA技术实用教程(第二版) 作者 潘松 黄继业 第2版 第10章_设计优化和设计方法.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第2章 FPGA与CPLD的结构原理.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第3章 Verilog设计入门.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第4章 EDA工具应用初步.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第5章 Verilog设计深入.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第6章 EDA工具应用深入.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第8章 有限状态机设计技术.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第9章 Verilog 语言规则.ppt
- EDA技术实用教程—Verilog_HDL版(第四版) 作者 潘松 黄继业 潘明 第10章 Verilog行为仿真.ppt
- EDA技术实用教程—VHDL版(第四版) 作者 潘松 黄继业 第2章 FPGA CPLD结构原理.ppt
原创力文档


文档评论(0)