- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
3. 输入负载特性 图 3-5 TTL与非门输入负载 图 3-6 TTL与非门输 由图可见,当RI较小时,UI随RI增加而升高,此时V5截止, 忽略V2基极电流的影响,可近似认为 当RI很小时UI很小,相当于输入低电平,输出高电平。为了保持电路稳定地输出高电平,必须使UI≤UOFF,即 故 若UOFF=0.8V,R1=3kΩ,可求得RI≤0.7kΩ,这个电阻值称为关门电阻ROFF。可见,要使与非门稳定地工作在截止状态,必须选取RI<ROFF。 当RI较大时,UI进一步增加,但它不能一直随RI增加而升高。因为当UI=1.4 V时,Ub1=2.1V,此时V5已经导通,由于受V1集电结和V2、V5发射结的钳位作用,Ub1将保持在2.1V,致使UI也不能超过1.4V,见图3-6。 为了保证与非门稳定地输出低电平,应该有UI≥UON。此时求得的输入电阻称为开门电阻,用RON表示。对于典型TTL与非门,RON=2kΩ,即RI≥RON时才能保证与非门可靠导通。 4. 输出特性 图 3-7 TTL与非门输出低电平的输出特性 ① 与非门处于开态时,输出低电平,此时V5饱和,输出电流IL从负载流进V5,形成灌电流;当灌电流增加时,V5饱和程度减轻,因而UOL随IL增加略有增加。V5输出电阻约10~20Ω。 若灌电流很大,使V5脱离饱和进入放大状态,UOL将很快增加,这是不允许的。通常为了保证UOL≤0.35V,应使IL≤25mA。 ② 与非门处于关态时,输出高电平。此时V5截止,V3微饱和,V4导通,负载电流为拉电流,如图3-8(a)、(b)。从特性曲线可见,当拉电流IL<5mA时,V3、V4处于射随器状态,因而输出高电平UOH变化不大。当IL>5mA时,V3进入深饱和,由于IR5≈IL,UOH=UCC-Uces3-Ube4-ILR5,故UOH将随着IL的增加而降低。因此,为了保证稳定地输出高电平,要求负载电流IL≤14mA,允许的最小负载电阻RL约为170Ω。 图 3-8 TTL与非门输出高电平时的输出特性 5. 扇入系数和扇出系数 扇入系数是指门的输入端数。扇出系数NO是指一个门能驱动同类型门的个数。当TTL门的某个输入端为低电平时, 其输入电流约等于IIS(输入短路电流);当输入端为高电平时, 输入电流为IIH(输入漏电流)。而IIS比IIH大得多,因此按最坏的情况考虑,当测出输出端为低电平时允许灌入的最大负载电流ILmax后,则可求出驱动门的扇出系数NO: 6. 平均延迟时间tpd 平均延迟时间是衡量门电路速度的重要指标,它表示输出信号滞后于输入信号的时间。 通常将输出电压由高电平跳变为低电平的传输延迟时间称为导通延迟时间tPHL,将输出电压由低电平跳变为高电平的传输延迟时间称为截止延迟时间tPLH。tPHL和tPLH是以输入、输出波形对应边上等于最大幅度50%的两点时间间隔来确定的, 如图3-9所示。tpd为tPLH和tPHL的平均值: 通常,TTL门的tpd在3~40ns之间。 TTL与非门的平均延迟时间 2.4.3 TTL门电路的改进 1. 74S系列 74S系列又称肖特基系列。 ① 采用了肖特基抗饱和三极管。肖特基抗饱和三极管由普通的双极型三极管和肖特基势垒二极管SBD(Schottky Barrier Diode)组合而成,如图3-11所示。图(a)中SBD的正向压降约为0.3V,而且开关速度比一般PN结二极管高许多。在晶体管的bc结上并联一个SBD便构成抗饱和晶体管,或称肖特基晶体管,符号如图3-11(b)所示。由于SBD的引入,晶体管不会进入深饱和,其Ube限制在0.3V左右,从而缩短存储时间,提高了开关速度。图3-10电路中除V4管以外,所有晶体管都采用了肖特基晶体管。 肖特基与非门电路 肖特基抗饱和三极管 (a) 电路图; (b) 电路符号 ② 增加了有源泄放网络(如图3-10中虚线所示)。该网络的主要作用有两个:第一,改善电压传输特性,即克服图3-3中倾斜段BC, 使整个传输特性转换段(B、C、D)的斜率均匀一致,从而接近理想开关,低电平噪声容限也得到提高;第二,加速V5的转换过程并且减轻V5的饱和深度,从而提高了整个电路的开关速度。 图3-10中输入端加有阻尼二极管VD1、VD2,主要是为了减少输入连线上的负尖峰干扰脉冲。 2. 74LS系列 性能比较
您可能关注的文档
- 数字电子技术 作者 范立南 田丹 第4章 组合逻辑电路.ppt
- 数字电子技术 作者 范立南 田丹 第6章 时序逻辑电路.ppt
- 数字电子技术 作者 范立南 田丹 第7章 脉冲波形的产生与变换.ppt
- 数字电子技术 作者 范立南 田丹 第8章 数模和模数转换.ppt
- 数字电子技术 作者 范立南 田丹 第9章 半导体存储器.ppt
- 数字电子技术 作者 范立南 田丹 第10章 可编程逻辑器件.ppt
- 数字电子技术 作者 邱寄帆 唐程山2 01.ppt
- 数字电子技术 作者 邱寄帆 唐程山2 1_ 01.ppt
- 数字电子技术 作者 邱寄帆 唐程山2 1_ 02.ppt
- 数字电子技术 作者 邱寄帆 唐程山2 1_ 03.ppt
- 数字电子技术基础 作者 杨碧石 数字第3章.ppt
- 数字电子技术基础 作者 杨碧石 数字第4章.ppt
- 数字电子技术基础 作者 杨碧石 数字第5章.ppt
- 数字电子技术基础 作者 杨碧石 数字第6章.ppt
- 数字电子技术基础 作者 杨碧石 数字第7章.ppt
- 数字电子技术基础 作者 杨碧石 数字第8章.ppt
- 数字电子技术及应用教程 中国通信学会普通高等教育“十二五”规划教材立项项目 作者 郭宏 武国财 第1章 逻辑代数基础知识.ppt
- 数字电子技术及应用教程 中国通信学会普通高等教育“十二五”规划教材立项项目 作者 郭宏 武国财 第2章 门电路.ppt
- 数字电子技术及应用教程 中国通信学会普通高等教育“十二五”规划教材立项项目 作者 郭宏 武国财 第6章 脉冲产生与整形电路.ppt
- 数字电子技术与实训教程 作者 郭健华 第1章.ppt
文档评论(0)