EDA技术实用教程—VHDL版(第四版) 潘松 黄继业 第5章 VHDL设计进阶新.pptVIP

EDA技术实用教程—VHDL版(第四版) 潘松 黄继业 第5章 VHDL设计进阶新.ppt

  1. 1、本文档共74页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术实用教程 第5章 VHDL设计进阶 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.1 数 据 对 象 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.2 VHDL设计实例及其语法内涵 5.3 顺序语句归纳 5.3 顺序语句归纳 5.3 顺序语句归纳 5.3 顺序语句归纳 5.3 顺序语句归纳 5.4 并行赋值语句讨论 5.5 IF语句概述 5.5 IF语句概述 5.5 IF语句概述 5.5 IF语句概述 5.6 半整数与奇数分频电路设计 5.6 半整数与奇数分频电路设计 5.6 半整数与奇数分频电路设计 5.6 半整数与奇数分频电路设计 5.7 仿 真 延 时 5.7 仿 真 延 时 5.8 VHDL的RTL表述 5.8 VHDL的RTL表述 5.8 VHDL的RTL表述 习 题 习 题 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 实验与设计 接下页 接上页 接下页 接上页 接下页 接上页 接下页 接上页 (3) 实验内容1:演示示例: /KX_7C5EE+/EXPERIMENTs/EXP11_VGA_COLOR_SQUR/,和/EXP11_VGA_COLOR_LINE/。 (4) 实验内容2: (5) 实验内容3: (6) 实验内容4: 5-4 基于时序电路的移位相加型8位硬件乘法器设计 (1)实验原理: (2)实验任务1: (3)实验任务2: (4)实验任务4: 演示示例:/KX_7C5EE+/EXPERIMENTs/EXP32_MULTI8X8/MLTL8X8。 5-4 基于时序电路的移位相加型8位硬件乘法器设计 (1)实验原理: (2)实验任务1: (3)实验任务2: (4)实验任务4: 演示示例:/KX_7C5EE+/EXPERIMENTs/EXP32_MULTI8X8/MLTL8X8。 5-4 基于时序电路的移位相加型8位硬件乘法器设计 (1)实验原理: (2)实验任务1: (3)实验任务2: (4)实验任务4: 演示示例:/KX_7C5EE+/EXPERIMENTs/EXP32_MULTI8X8/MLTL8X8。 5.2.5 双向端口的设计方法 5.2.6 三态总线电路设计 5.2.6 三态总线电路设计 5.2.6 三态总线电路设计 5.2.7 双边沿触发时序电路设计讨论 5.3.1 进程语句格式 5.3.2 进程结构组成 进程说明部分 定义一些局部量,可包括数据类型、常数、变量、属性、子程序等 顺序描述语句 信号赋值语句 变量赋值语句 进程启动语句 子程序调用语句 顺序描述语句 进程跳出语句 敏感信号参数表 多数VHDL综合器要求敏感信号表必须列出本进程中所有输入信号名 5.3.3 进程要点 1. PROCESS为一无限循环语句 2. 进程中的顺序语句具有明显的顺序和并行双重性 5.3.3 进程要点 3. 进程语句本身是并行语句 5.3.3 进程要点 4. 信号可以是多个进程间的通信线 5. 一个进程中只允许描述对应于一个时钟信号的同步时序逻辑 接下页 接上页 5.7.1 固有延时 5.7.2 传输延时 5.7.3 仿真 ? 5.8.1 行为描述 5

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档