电工电子技术基础 第2版 申凤琴 第7章新.pptVIP

电工电子技术基础 第2版 申凤琴 第7章新.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第一节 数字电路基础 一、数字信号的概念 二、数制和码制 三、逻辑代数 第二节 门电路 一、基本逻辑门 二、复合逻辑门电路 与非门多余端子的处理方法分析如下: ① 多余端子接电源或悬空 ② 多余端子与有用端子并接。 注: 对TTL电路来说,输入端悬空相当于高电平。 或非门多余端子的处理方法如图7-11 ① 多余端子接地: ② 多余端子与有用端子并接。 2.CMOS集成门电路 CMOS器件内部集成的是绝缘栅型场效应晶体管,由于这种场效应管是由金属(Metal)、氧化物(Oxide)和半导体材料(Semiconductor)构成的,又称为MOS场效应管。 MOS场效应管也是一种电子器件,其特性和晶体三极管类似,但其栅极(控制极,类似于晶体管的基极)与其它两个电极之间是绝缘的,输入电阻很大,输入电流极小。 NMOS管和PMOS管 当在MOS管的栅极和另一特定电极之间加上一定的控制电压时,会在除栅极之外的另外两个电极之间产生一个能够导电的通道,称为沟道。 如果沟道中多数载流子是自由电子,则称为N沟道,对应的管子称为NMOS管; 如果沟道中多数载流子是空穴,则称为P沟道,对应的场效应管称为PMOS管。 NMOS管和PMOS管的导通条件不同。 CMOS集成电路 CMOS集成电路中集成有两种互补的MOS管,一种是N沟道MOS管(NMOS管),另一种是P沟道MOS管(PMOS管),所以称为CMOS器件(互补型MOS器件)。 MOS电路工作速度较低,但具有集成度高、功耗低、工艺简单等优点。在MOS电路中,应用最广泛的是CMOS电路。 例7-3 已知74LS00四2输入与非门,试问有多余 端子时该如何处理。 解 2)TTL门电路的主要参数 门电路的参数反映着门电路的特性,是合理使用门电 路的重要依据。 a.输出高电平 是指输入端有一个或一个以上为低 电平时的输出高电平值。 b.输出低电平 是指输入端全部接高电平时的输出低 电平值。 c.输入短路电流 是指输入端有一个接地,其余输入 端开路时,流入接地输入端的电流。 d.高电平输入电流   是指一个输入端接高电平,其 余输入端接地时,流入该输入端的电流。 e.输入高电平最小值 当输入电平高于该值时,输 入的逻辑电平即为高电平。 f.输入低电平最大值 只要输入电平低于 ,输 入端的逻辑电平即为低电平。 g.平均传输时间 TTL电路中的二极管和晶体管在进 行状态转换时,即由导通状态转换为截止状态,或由截止状 态转换为导通状态时,都需要一定的时间,这段时间叫做二 极管和晶体管的开关时间。同样,门电路的输入状态改变 时,其输出状态的改变也要滞后一段时间。 是指电路在 两种状态间相互转换时所需时间的平均值。 例7-4 解 图7-9为74LS00与非门构成的电路,A端为信 号输入端,B端为控制端,试根据其输入波形 画出其输出波形。 图7-9 可以看出,在B=1期间,输出信号和输入信号的波形相 同,所以该电路可作为数字频率计的受控传输门。 (2)TTL其它类型的门电路 1)或非门74LS27 74LS27是一种三3输入或非门。内部有三个独立的或非门, 每个或非门有三个输入端,图7-10为它的逻辑符号与引脚图。 或非门的逻辑关系为:有高出低,全低出高,即: 图7-10 74LS27或非门电路 例7-5 已知74LS27三3输入或非门,试问有多余 端子时该如何处理。 解 图7-11 或非门无用端的处理 2)异或门74LS86 74LS86是一种四异或门,内部有四个异或门。其逻辑符 号如图7-12所示。逻辑表达式为: ,异 或门的逻辑功能为:输入相异时,输出为1;输入相同时, 输出为0。 异或门逻辑符号 图7-12所示电路为一由异或门构成的正码/反码电路。B=0 时,输出 = ,输出 与输入相等,输出为二进制码的原码(即正码)。当B=1 时,输出 ,输出与输入相反, 输出为输入二进制码的反码。 图7-12 异

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档